View
0
Download
0
Category
Preview:
Citation preview
4 MHz、7 nV/√Hz、低オフセット 低ドリフトの高精度アンプ
データシート ADA4077-1/ADA4077-2/ADA4077-4
Rev. B
アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいは利用によって
生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示
的または暗示的に許諾するものでもありません。仕様は、予告なく変更される場合があります。本紙記載の商標および登録商標は、それぞれの所有
者の財産です。※日本語版資料は REVISION が古い場合があります。最新の内容については、英語版をご参照ください。
©2012–2014 Analog Devices, Inc. All rights reserved.
本 社/105-6891 東京都港区海岸 1-16-1 ニューピア竹芝サウスタワービル 電話 03(5402)8200
大阪営業所/532-0003 大阪府大阪市淀川区宮原 3-5-36 新大阪トラストタワー 電話 06(6350)6868
特長 オフセット電圧およびオフセット電圧ドリフト
Bグレード: VSY = ±5 Vで 25 µVおよび 0.25 µV/°C
Aグレード: 25°Cで最大オフセットおよび−40°C~+125°Cで最大ドリフト
SOIC: シングル/デュアルで 50 µVおよび 0.55 µV/°C、クワッドで 0.75 µV/°C
MSOP: デュアルで 90 µVおよび 1.2 µV/°C、シングルで120 µVおよび 1.2 µV/°C
TSSOP: クワッドで 120 µVおよび 1.2 µV/°C
MSL1定格
低入力バイアス電流: TA = 25°Cで最大 1 nA
低電圧ノイズ密度: f = 1000 Hzで 6.9 nV/√Hz typ
CMRR、PSRR、AVが 120 dB以上
低電源電流: アンプあたり 400 µA (typ)
広いゲイン帯域幅積: ±5 Vで 3.9 MHz
両電源動作: ±2.5 V~±15 V
ユニティ・ゲイン安定
位相反転なし
アプリケーション プロセス制御のフロントエンド・アンプ
無線基地局制御回路
光ネットワーク制御回路
計装機器
センサーおよび制御: 熱電対、RTD、ストレーン・ブリッジ、シャント電流計測
高精度フィルタ
概要 シングル ADA4077-1、デュアル ADA4077-2、クワッド ADA4077-
4 は、極めて低いオフセット電圧およびドリフトを持ち、低入力
バイアス電流、低ノイズ、低消費電力のアンプです。出力は
1000 pF以上の容量負荷で外部補償なしで安定しています。
このアンプのアプリケーションとしては、センサー・シグナル・
コンディショニング (熱電対、RTD、ストレーン・ゲージなど)、
プロセス制御フロントエンド・アンプ、光および無線伝送シス
テムでの高精度ダイオード電力計測などがあります。ADA4077-1、
ADA4077-2、ADA4077-4 は、ライン給電型およびポータブル型
の計測機器、高精度フィルタ、電圧または電流計測、レベル設
定に有効です。
ADA4077-1/ ADA4077-2/ADA4077-4 は、競合他社のアンプとは
異なり、最も厳しいアセンブリ・プロセスに準拠する MSL1 定
格を持ち、−40°C~+125°C の拡張工業用温度範囲で動作が規定
されています。
ピン接続図 NC 1
–IN 2
+IN 3
V– 4
NC8
V+7
OUT6
NC5
NC = NO CONNECT. NOT INTERNALLY CONNECTED.
ADA4077-1TOP VIEW
(Not to Scale)
10
23
8-1
01
図 1.ADA4077-1、8ピン SOIC (および 8ピン MSOP)
OUT A 1
–IN A 2
+IN A 3
V– 4
V+8
OUT B7
–IN B6
+IN B5
ADA4077-2TOP VIEW
(Not to Scale)
10
23
8-0
01
図 2.ADA4077-2、8ピン MSOP (および 8ピン SOIC)
ADA4077-4
1
2
3
4
5
6
7
–IN A
+IN A
V+
OUT B
–IN B
+IN B
OUT A 14
13
12
11
10
9
8
–IN D
+IN D
V–
OUT C
–IN C
+IN C
OUT D
TOP VIEW(Not to Scale)
10
23
8-2
02
図 3.ADA4077-4、14ピン TSSOP (および 14ピン SOIC)
ADA4077-1 と ADA4077-2 は 8 ピン SOIC パッケージを採用し(B
グレードを含む)、さらに 8ピン MSOP パッケージも採用してい
ます (A グレードのみ)。ADA4077-4は、14ピン TSSOP パッケー
ジまたは 14ピン SOIC パッケージを採用しています。
VOS (µV)
–50
–45
–40
–35
–30
–25
–20
–15
–10 –5 0 5
NU
MB
ER O
FA
MPL
IFIE
RS
10 15 20 25 30 35 40 45 50M
OR
E
0
20
40
60
80
100
120
140
160
180
200
10
23
8-1
03
VSY = ±5VSOIC
図 4.オフセット電圧の分布
表 1.各世代の高精度デバイス
Op Amp First Second Third Fourth Fifth Sixth
Single OP07 OP77 OP177 OP1177 AD8677 ADA4077-1
Dual OP2177 ADA4077-2
Quad OP4177 ADA4077-4
日本語参考資料 最新英語データシートはこちら
データシート ADA4077-1/ADA4077-2/ADA4077-4
Rev. B - 2/24 -
目次 特長 ...................................................................................................... 1
アプリケーション .............................................................................. 1
概要 ...................................................................................................... 1
ピン接続図 .......................................................................................... 1
改訂履歴 .............................................................................................. 2
仕様 ...................................................................................................... 3
電気的特性、±5 V .......................................................................... 3 電気的特性、±15 V ........................................................................ 4 絶対最大定格 .................................................................................. 6 熱抵抗 .............................................................................................. 6 ESDの注意 ...................................................................................... 6
ピン配置およびピン機能説明 .......................................................... 7
代表的な性能特性 ............................................................................ 10
動作原理 ............................................................................................ 20
アプリケーション情報 .................................................................... 21
出力位相の反転 ............................................................................ 21 低消費電力の直線性 RTD ........................................................... 21 適切なボード・レイアウト ........................................................ 21
外形寸法 ............................................................................................ 22
オーダー・ガイド ........................................................................ 24
改訂履歴 1/14—Rev. A to Rev. B
Added ADA4077-1 ..................................................................Universal
Changes to Features Section ................................................................. 1
Added Figure 1; Renumbered Sequentially .......................................... 1
Changes to Table 2 ............................................................................... 3
Changes to Table 3 ............................................................................... 4
Added Figure 5, Figure 6, and Table 6; Renumbered Sequentially ....... 7
Changes to Figure 17, Figure 20, and Figure 21 ................................. 11
Changes to Figure 65 .......................................................................... 19
Added Figure 67 and Figure 68 .......................................................... 19
Changes to Output Phase Reversal Section and Figure 70.................. 21
Changes to Ordering Guide ................................................................ 24
10/13—Rev. 0 to Rev. A
Added ADA4077-4 ................................................................. Universal
Changes to Features, General Description, and Figure 1 ...................... 1
Deleted Figure 2; Renumbered Sequentially ........................................ 1
Added Figure 2 ..................................................................................... 1
Changes to Table 2 ............................................................................... 3
Changes to Table 3 ............................................................................... 4
Changes to Table 4 ............................................................................... 6
Added Figure 6, Figure 7, and Table 7; Renumbered Sequentially ...... 8
Changes to Typical Performance Characteristics Section ..................... 9
Changes to Figure 65 .......................................................................... 20
Updated Outline Dimensions.............................................................. 21
Changes to Ordering Guide ................................................................ 23
10/12—Revision 0: Initial Version
データシート ADA4077-1/ADA4077-2/ADA4077-4
Rev. B - 3/24 -
仕様
電気的特性、±5 V 特に指定がない限り、VSY = ±5.0 V、VCM = 0 V、TA = 25°C。
表 2.
Parameter Symbol Test Conditions/Comments Min Typ Max Unit
INPUT CHARACTERISTICS
Offset Voltage (B Grade, 8-Lead SOIC, ADA4077-
1/ADA4077-2)
VOS 10 25 µV
−40°C < TA < +125°C 65 µV
Offset Voltage Drift (B Grade, 8-Lead SOIC,
ADA4077-1/ADA4077-2)
ΔVOS/ΔT −40°C < TA < +125°C 0.1 0.25 µV/°C
Offset Voltage (A Grade) VOS
8-Lead SOIC (ADA4077-1/ADA4077-2) and 14-
Lead SOIC (ADA4077-4)
15 50 µV
−40°C < TA < +125°C 105 µV
8-Lead MSOP (ADA4077-1) 120 µV
8-Lead MSOP (ADA4077-2) 50 90 µV
−40°C < TA < +125°C 220 µV
14-Lead TSSOP (ADA4077-4) 15 120 µV
−40°C < TA < +125°C 220 µV
Offset Voltage Drift (A Grade) ΔVOS/ΔT −40°C < TA < +125°C
8-Lead SOIC (ADA4077-1/ADA4077-2) 0.25 0.55 µV/°C
14-Lead SOIC (ADA4077-4) 0.4 0.75 µV/°C
8-Lead MSOP (ADA4077-1/ADA4077-2) and 14-
Lead TSSOP (ADA4077-4)
0.5 1.2 µV/°C
Input Bias Current IB −1 −0.4 +1 nA
−40°C < TA < +125°C −1.5 +1.5 nA
Input Offset Current IOS −0.5 +0.1 +0.5 nA
−40°C < TA < +125°C −1.0 +1.0 nA
Input Voltage Range −3.8 +3 V
Common-Mode Rejection Ratio CMRR VCM = −3.8 V to +3 V 122 140 dB
−40°C < TA < +125°C 120 dB
Large Signal Voltage Gain AV RL = 2 kΩ, VO = −3.0 V to +3.0 V 121 130 dB
−40°C < TA < +125°C 120 dB
Input Capacitance CINCM Common mode 5 pF
Input Resistance RIN Common mode 70 GΩ
OUTPUT CHARACTERISTICS
Output Voltage High VOH IL = 1 mA 4.1 V
−40°C < TA < +125°C 4 V
Output Voltage Low VOL IL = 1 mA −3.5 V
−40°C < TA < +125°C −3.2 V
Output Current IOUT VDROPOUT < 1.6 V ±10 mA
Short-Circuit Current ISC TA = 25°C 22 mA
Closed-Loop Output Impedance ZOUT f = 1 kHz, AV = +1 0.05 Ω
POWER SUPPLY
Power Supply Rejection Ratio PSRR VS = ±2.5 V to ±18 V 123 128 dB
−40°C < TA < +125°C 120 dB
Supply Current per Amplifier ISY VO = 0 V 400 450 µA
−40°C < TA < +125°C 650 µA
データシート ADA4077-1/ADA4077-2/ADA4077-4
Rev. B - 4/24 -
Parameter Symbol Test Conditions/Comments Min Typ Max Unit
DYNAMIC PERFORMANCE
Slew Rate SR RL = 2 kΩ 1.2 V/µs
Settling Time to 0.1% tS VIN = 1 V step, RL = 2 kΩ, AV = −1 3 µs
Gain Bandwidth Product GBP VIN = 10 mV p-p, RL = 2 kΩ, AV = +100 3.9 MHz
Unity-Gain Crossover UGC VIN = 10 mV p-p, RL = 2 kΩ, AV = +1 3.9 MHz
−3 dB Closed-Loop Bandwidth −3 dB AV = +1, VIN = 10 mV p-p, RL = 2 kΩ 5.9 MHz
Phase Margin ΦM VIN = 10 mV p-p, RL = 2 kΩ, AV = +1 55 Degrees
Total Harmonic Distortion Plus Noise THD + N VIN = 1 V rms, AV = +1, RL = 2 kΩ, f = 1 kHz
0.004 %
NOISE PERFORMANCE
Voltage Noise en p-p 0.1 Hz to 10 Hz 0.25 µV p-p
Voltage Noise Density en f = 1 Hz 13 nV/√Hz
f = 100 Hz 7 nV/√Hz
f = 1000 Hz 6.9 nV/√Hz
Current Noise Density in f = 1 kHz 0.2 pA/√Hz
MULTIPLE AMPLIFIERS CHANNEL SEPARATION CS f = 1 kHz, RL = 10 kΩ −125 dB
電気的特性、±15 V 特に指定がない限り、VSY = ±15 V、VCM = 0 V、TA = 25°C。
表 3.
Parameter Symbol Test Conditions/Comments Min Typ Max Unit
INPUT CHARACTERISTICS
Offset Voltage (B Grade, 8-Lead SOIC, ADA4077-1/ADA4077-2)
VOS 10 35 µV
−40°C < TA < +125°C 65 µV
Offset Voltage Drift (B Grade, 8-Lead SOIC, ADA4077-1/ADA4077-2)
ΔVOS/ΔT −40°C < TA < +125°C 0.1 0.25 µV/°C
Offset Voltage (A Grade) VOS
8-Lead SOIC (ADA4077-1/ADA4077-2) and 14-Lead SOIC (ADA4077-4)
15 50 µV
−40°C < TA < +125°C 105 µV
8-Lead MSOP (ADA4077-1) 120 µV
8-Lead MSOP (ADA4077-2) 50 90 µV
−40°C < TA < +125°C 220 µV
14-Lead TSSOP (ADA4077-4) 15 120 µV
−40°C < TA < +125°C 220 µV
Offset Voltage Drift (A Grade) ΔVOS/ΔT −40°C < TA < +125°C
8-Lead SOIC (ADA4077-1/ADA4077-2) 0.2 0.55 µV/°C
14-Lead SOIC (ADA4077-4) 0.4 0.75 µV/°C
8-Lead MSOP (ADA4077-1/ADA4077-2) and 14-
Lead TSSOP (ADA4077-4)
0.5 1.2 µV/°C
Input Bias Current IB −1 −0.4 +1 nA
−40°C < TA < +125°C −1.5 +1.5 nA
Input Offset Current IOS −0.5 +0.1 +0.5 nA
−40°C < TA < +125°C −1.0 +1.0 nA
Input Voltage Range −13.8 +13 V
Common-Mode Rejection Ratio CMRR VCM = −13.8 V to +13 V 132 150 dB
−40°C < TA < +125°C 130 dB
Large Signal Voltage Gain
8-Lead SOIC and 8-Lead MSOP (ADA4077-1/ADA4077-2)
AV RL = 2 kΩ, VO = −13.0 V to +13.0 V 125 130 dB
−40°C < TA < +125°C 120 dB
14-Lead TSSOP and 14-Lead SOIC (ADA4077-4) AV RL = 2 kΩ, VO = −13.0 V to +13.0 V 122 130 dB
−40°C < TA < +125°C 120 dB
Input Capacitance CINDM Differential mode 3 pF
CINCM Common mode 5 pF
Input Resistance RIN Common mode 100 GΩ
データシート ADA4077-1/ADA4077-2/ADA4077-4
Rev. B - 5/24 -
Parameter Symbol Test Conditions/Comments Min Typ Max Unit
OUTPUT CHARACTERISTICS
Output Voltage High VOH IL = 1 mA 14.1 V
−40°C < TA < +125°C 14 V
Output Voltage Low VOL IL = 1 mA −13.5 V
−40°C < TA < +125°C −13.2 V
Output Current IOUT VDROPOUT < 1.2 V ±10 mA
Short-Circuit Current ISC TA = 25°C 22 mA
Closed-Loop Output Impedance ZOUT f = 1 kHz, AV = +1 0.05 Ω
POWER SUPPLY
Power Supply Rejection Ratio PSRR VS = ±2.5 V to ±18 V 123 128 dB
−40°C < TA < +125°C 120 dB
Supply Current per Amplifier ISY VO = 0 V 400 500 µA
−40°C < TA < +125°C 650 µA
DYNAMIC PERFORMANCE
Slew Rate SR RL = 2 kΩ 1.2 V/µs
Settling Time to 0.01% ts VIN = 10 V p-p, RL = 2 kΩ, AV = −1 16 µs
Settling Time to 0.1% ts VIN = 10 V p-p, RL = 2 kΩ, AV = −1 10 µs
Gain Bandwidth Product GBP VIN = 10 mV p-p, RL = 2 kΩ, AV = +100 3.6 MHz
Unity-Gain Crossover UGC VIN = 10 mV p-p, RL = 2 kΩ, AV = +1 3.9 MHz
−3 dB Closed-Loop Bandwidth −3 dB AV = +1, VIN = 10 mV p-p, RL = 2 kΩ 5.5 MHz
Phase Margin ΦM VIN = 10 mV p-p, RL = 2 kΩ, AV = +1 58 Degrees
Total Harmonic Distortion Plus Noise THD + N VIN = 1 V rms, AV = +1, RL = 2 kΩ, f = 1 kHz
0.004 %
NOISE PERFORMANCE
Voltage Noise en p-p 0.1 Hz to 10 Hz 0.25 µV p-p
Voltage Noise Density en f = 1 Hz 13 nV/√Hz
f = 100 Hz 7 nV/√Hz
f = 1000 Hz 6.9 nV/√Hz
Current Noise Density in f = 1 kHz 0.2 pA/√Hz
MULTIPLE AMPLIFIERS CHANNEL SEPARATION CS f = 1 kHz, RL = 10 kΩ −125 dB
データシート ADA4077-1/ADA4077-2/ADA4077-4
Rev. B - 6/24 -
絶対最大定格
表 4.
Parameter Rating
Supply Voltage 36 V
Input Voltage ±VSY
Input Current1 ±10 mA
Differential Input Voltage ±VSY
Output Short-Circuit Duration to GND Indefinite
Storage Temperature Range −65°C to +150°C
Operating Temperature Range −40°C to +125°C
Junction Temperature Range −65°C to +150°C
Lead Temperature, Soldering (10 sec) 300°C
ESD Human Body Model (HBM)2 6 kV
Field Induced Charge Device Model (FICDM)3 1.25 kV
1入力ピンでは、電源ピンおよび各ピン間にクランプ・ダイオードが接続され
ています。入力信号が電源レールを 0.3 V以上超えるときは、入力電流を
10 mA以下に制限する必要があります。 2 ESDA/JEDEC JS-001-2011適用可能規格。 3 JESD22-C101 (JEDECの ESD FICDM規格)適用可能規格。
上記の絶対最大定格を超えるストレスを加えるとデバイスに恒
久的な損傷を与えることがあります。この規定はストレス定格
の規定のみを目的とするものであり、この仕様の動作のセクシ
ョンに記載する規定値以上での製品動作を定めたものではあり
ません。製品を長時間絶対最大定格状態に置くと製品の信頼性
に影響を与えます。
熱抵抗 θJA はワーストケース条件で規定。すなわち表面実装パッケージ
の場合、デバイスを回路ボードにハンダ付けした状態で規定。
表 5.熱抵抗
Package Type θJA θJC Unit
8-Lead MSOP 190 44 °C/W
8-Lead SOIC 158 43 °C/W
14-Lead TSSOP 240 43 °C/W
14-Lead SOIC 115 36 °C/W
ESDの注意
ESD(静電放電)の影響を受けやすいデバイスで
す。電荷を帯びたデバイスや回路ボードは、検知さ
れないまま放電することがあります。本製品は当社
独自の特許技術である ESD保護回路を内蔵してはい
ますが、デバイスが高エネルギーの静電放電を被っ
た場合、損傷を生じる可能性があります。したがっ
て、性能劣化や機能低下を防止するため、ESDに対
する適切な予防措置を講じることをお勧めします。
データシート ADA4077-1/ADA4077-2/ADA4077-4
Rev. B - 7/24 -
ピン配置およびピン機能説明 NC–IN+INV–
NCV+OUTNC
NC = NO CONNECT. NOT INTERNALLY CONNECTED.
ADA4077-1TOP VIEW
(Not to Scale)
10
23
8-2
05
1
2
3
4
8
7
6
5
図 5.ADA4077-1 のピン配置、8ピン MSOP (RM-8)
NC 1
–IN 2
+IN 3
V– 4
NC8
V+7
OUT6
NC5
NC = NO CONNECT. NOT INTERNALLY CONNECTED.
ADA4077-1TOP VIEW
(Not to Scale)
10
23
8-1
05
図 6.ADA4077-1 のピン配置、8ピン SOIC (R-8)
表 6.ADA4077-1のピン機能説明、8ピン MSOPおよび 8ピン SOIC
ピン番号 記号 説明
1、5、8 NC 未接続。内部で接続されていません。
2 −IN 反転入力。
3 +IN 非反転入力。
4 V− 負電源電圧。
6 OUT 出力。
7 V+ 正電源電圧
データシート ADA4077-1/ADA4077-2/ADA4077-4
Rev. B - 8/24 -
OUT A 1
–IN A 2
+IN A 3
V– 4
V+8
OUT B7
–IN B6
+IN B5
ADA4077-2TOP VIEW
(Not to Scale)
10
23
8-0
04
図 7.ADA4077-2 のピン配置、8ピン MSOP
OUT A 1
–IN A 2
+IN A 3
V– 4
V+8
OUT B7
–IN B6
+IN B5
ADA4077-2TOP VIEW
(Not to Scale)
10
23
8-0
05
図 8.ADA4077-2 のピン配置、8ピン SOIC
表 7.ADA4077-2のピン機能説明、8ピン MSOPおよび 8ピン SOIC
ピン番号 記号 説明
1 OUT A 出力チャンネル A。
2 −IN A 反転入力チャンネル A。
3 +IN A 非反転入力チャンネル A。
4 V− 負電源電圧。
5 +IN B 非反転入力チャンネル B。
6 −IN B 反転入力チャンネル B。
7 OUT B 出力チャンネル B。
8 V+ 正電源電圧
データシート ADA4077-1/ADA4077-2/ADA4077-4
Rev. B - 9/24 -
ADA4077-4
1
2
3
4
5
6
7
–IN A
+IN A
V+
OUT B
–IN B
+IN B
OUT A 14
13
12
11
10
9
8
–IN D
+IN D
V–
OUT C
–IN C
+IN C
OUT D
TOP VIEW(Not to Scale)
10
23
8-2
06
図 9.ADA4077-4 のピン配置、14ピン TSSOP
OUT A 1
–IN A 2
+IN A 3
V+ 4
OUT D14
–IN D13
+IN D12
V–11
+IN B 5 +IN C10
–IN B 6 –IN C9
OUT B 7 OUT C8
ADA4077-4TOP VIEW
(Not to Scale)
10
23
8-2
07
図 10.ADA4077-4 のピン配置、14ピン SOIC
表 8.ADA4077-4のピン機能説明、14ピン TSSOPおよび 14ピン SOIC
ピン番号 記号 説明
1 OUT A 出力チャンネル A。
2 −IN A 負入力チャンネル A。
3 +IN A 正入力チャンネル A。
4 V+ 正電源電圧
5 +IN B 正入力チャンネル B。
6 −IN B 負入力チャンネル B。
7 OUT B 出力チャンネル B。
8 OUT C 出力チャンネル C。
9 −IN C 負入力チャンネル C。
10 +IN C 正入力チャンネル C。
11 V− 負電源電圧。
12 +IN D 正入力チャンネル D。
13 −IN D 負入力チャンネル D。
14 OUT D 出力チャンネル D。
データシート ADA4077-1/ADA4077-2/ADA4077-4
Rev. B - 10/24 -
代表的な性能特性
0
20
40
VOS (µV)
60
80
100
120
–50
–45
–40
–35
–30
–25
–20
–15
–10 –5 0 5
NU
MB
ER O
FA
MPL
IFIE
RS
10 15 20 25 30 35 40 45 50M
OR
E
10
23
8-0
06
VSY = ±5VMSOP
図 11.ADA4077-2 オフセット電圧 (VOS) 分布、VSY = ±5 V
VOS (µV)
–50
–45
–40
–35
–30
–25
–20
–15
–10 –5 0 5
NU
MB
ER O
FA
MPL
IFIE
RS
10 15 20 25 30 35 40 45 50M
OR
E
0
20
40
60
80
100
120
140
160
180
200
10
23
8-1
44
VSY = ±5VSOIC
図 12.オフセット電圧 (VOS) 分布、VSY = ±5 V
–10
–5
0
5
10
15
20
–50 –25 0 25 50 75 100 125
V OS
(µV)
TEMPERATURE (°C)
10
23
8-2
10
VSY = ±5V
図 13.オフセット電圧 (VOS)の温度特性、VSY = ±5 V
0
20
40
60
80
100
120
140
–50
–45
–40
–35
–30
–25
–20
–15
–10 –5 0 5 10 15 20 25 30 35 40 45 50
MO
RE
VOS (µV)
NU
MB
ER O
FA
MPL
IFIE
RS
10
23
8-0
03
VSY = ±15VMSOP
図 14.ADA4077-2 オフセット電圧 (VOS) 分布、VSY = ±15 V
VOS (µV)
–50
–45
–40
–35
–30
–25
–20
–15
–10 –5 0 5
NU
MB
ER O
FA
MPL
IFIE
RS
10 15 20 25 30 35 40 45 50M
OR
E0
20
40
60
80
100
120
140
160
180
200
10
23
8-0
09
VSY = ±15VSOIC
図 15.オフセット電圧 (VOS) 分布、VSY = ±15 V
データシート ADA4077-1/ADA4077-2/ADA4077-4
Rev. B - 11/24 -
–15
–10
–5
0
5
10
15
–50 –25 0 25 50 75 100 125
V OS
(µV)
TEMPERATURE (°C)1
02
38
-21
3
VSY = ±15V
図 16.オフセット電圧 (VOS)の温度特性、VSY = ±15 V
TCVOS (µV/°C)
NU
MB
ER O
FA
MPL
IFIE
RS
10
23
8-1
30
0
5
10
15
20
25
30
35
40
45
50
00.
050.
100.
150.
200.
250.
300.
350.
400.
450.
500.
550.
600.
650.
700.
750.
800.
850.
900.
951.
00
VSY = ±15V, ±5VTSSOP AND MSOP, A GRADE
図 17.TCVOS (TSSOPおよび MSOP、A グレード)
10
–100 35
V OS
(µV)
VSY (V) 10
23
8-1
34
–5
0
5
5 10 15 20 25 30
図 18.電圧電源 (VSY)対オフセット電圧 (VOS)
100
80
60
40
20
0
–20
–40
–60
–80
–100–20 –15 –10 –5 0 2015105
V OS
(µV)
VCM (V) 10
23
8-1
12
AVERAGE –3σ
AVERAGE
AVERAGE +3σ
VSY = ±15V
図 19.同相モード電圧(VCM)対オフセット電圧(VOS)、VSY = ±15 V
0
10
20
30
40
50
60
70
TCVOS (µV/°C)
NU
MB
ER O
FA
MPL
IFIE
RS
10
23
8-0
08
00.
050.
100.
150.
200.
250.
300.
350.
400.
450.
500.
550.
600.
650.
700.
750.
800.
850.
900.
951.
00
VSY = ±15V, ±5VSOIC, A GRADE
図 20.TCVOS (SOIC、A グレード)
0
20
40
60
80
100
120
140
TCVOS (µV/°C)
NU
MB
ER O
FA
MPL
IFIE
RS
10
23
8-3
08
00.
050.
100.
150.
200.
250.
300.
350.
400.
450.
500.
550.
600.
650.
700.
750.
800.
850.
900.
951.
00
VSY = ±15V, ±5VSOIC, B GRADE
図 21.TCVOS (SOIC、B グレード)
データシート ADA4077-1/ADA4077-2/ADA4077-4
Rev. B - 12/24 -
0
0.2
0.4
0.6
0 2 4 6 8 10 12 14 16 18 20 22 24 26 28 30 32 34 36 38
I SY
(mA
)
VSY (V)
+25°C–40°C
+85°C+125°C
10
23
8-2
18
VO = 0V
図 22.電源電圧 (VSY)対アンプあたりの電源電流 (ISY)
–6
–4
–2
0
2
4
6
–50 0 50 100–25 25TEMPERATURE (°C)
OU
TPU
T VO
LTA
GE
SWIN
G (V
)
75 125
VOH
VOL
10
23
8-0
21
VSY = ±5V
図 23.出力電圧振幅の温度特性、VSY = ±5 V
350
0
NU
MB
ER O
F A
MPL
IFIE
RS
INPUT BIAS CURRENT (nA)
10
23
8-0
13
50
100
150
200
250
300
–1.0
–0.9
–0.8
–0.7
–0.6
–0.5
–0.4
–0.3
–0.2
–0.1 0
MO
RE
VSY = ±5V
図 24.入力バイアス電流、VSY = ±5 V
–0.7
–0.6
–0.5
–0.4
–0.3
I B (n
A)
–0.2
–0.1
0
–50 0 50 100–25TEMPERATURE (°C)
25 75 125
+IB
–IB
10
23
8-0
14
VSY = ±5V
図 25.入力バイアス電流 (IB)の温度特性、VSY = ±5 V
–50 0 50 100–25 25TEMPERATURE (°C)
OU
TPU
T VO
LTA
GE
SWIN
G (V
)
75 125
VOH
VOL
13.2
13.4
13.6
13.8
14.0
14.2
14.4
10
23
8-1
40
VSY = ±15V
図 26.出力電圧振幅の温度特性、VSY = ±15 V
400
0
NU
MB
ER O
F A
MPL
IFIE
RS
INPUT BIAS CURRENT (nA)
10
23
8-0
16
50
100
150
200
250
300
350
–1
–0.9
–0.8
–0.7
–0.6
–0.5
–0.4
–0.3
–0.2
–0.1 0
MO
RE
VSY = ±15V
図 27.入力バイアス電流、VSY = ±15 V
データシート ADA4077-1/ADA4077-2/ADA4077-4
Rev. B - 13/24 -
–0.7
–0.6
–0.5
–0.4
–0.3
I B (n
A)
–0.2
–0.1
0
–50 0 50 100–25TEMPERATURE (°C)
25 75 125
+IB–IB
10
23
8-0
17
VSY = ±15V
図 28.入力バイアス電流 (IB)の温度特性、VSY = ±15 V
0.1
1
10
0.001 0.01 0.1 1 10 100
OU
TPU
T D
RO
POU
T VO
LTA
GE
(VO
L –
V–) (
V)
SINK CURRENT (mA)
+25°C–40°C
+85°C+125°C
10
23
8-2
22
VSY = ±5V
図 29.シンク電流対出力ドロップアウト電圧、VSY = ±5 V
0.1
1
10
0.001 0.01 0.1 1 10 100
OU
TPU
T D
RO
POU
T VO
LTA
GE
(VDD
– V
+) (V
)
SOURCE CURRENT (mA)
+25°C–40°C
+85°C+125°C
10
23
8-2
26
VSY = ±5V
図 30.ソース電流対出力ドロップアウト電圧、VSY = ±5 V
–150
–100
–50
0
50
100
150
–150
–100
–50
0
50
100
150
10k 100k 1M 10M 100M
PHA
SE M
AR
GIN
(Deg
rees
)
GA
IN (d
B)
FREQUENCY (Hz)
GAIN WITH CL = 0pFGAIN WITH CL = 100pFGAIN WITH CL = 200pF
PHASE WITH CL = 0pFPHASE WITH CL = 100pFPHASE WITH CL = 200pF
10
23
8-2
27
VSY = ±5VAV = –1RL = 2kΩ
図 31.オープン・ループ・ゲインおよび位相の周波数特性
VSY = ±5 V
0.1
1
10
0.001 0.01 0.1 1 10 100
OU
TPU
T D
RO
POU
T VO
LTA
GE
(VO
L –
V–) (
V)
SINK CURRENT (mA)
+25°C–40°C
+85°C+125°C
10
23
8-2
25
VSY = ±15V
図 32.シンク電流対出力ドロップアウト電圧、VSY = ±15 V
0.1
1
10
0.001 0.01 0.1 1 10 100
OU
TPU
T D
RO
POU
T VO
LTA
GE
(VDD
– V
+) (V
)
SOURCE CURRENT (mA)
+25°C–40°C
+85°C+125°C
10
23
8-2
29
VSY = ±15V
図 33.ソース電流対出力ドロップアウト電圧、VSY = ±15 V
データシート ADA4077-1/ADA4077-2/ADA4077-4
Rev. B - 14/24 -
–150
–100
–50
0
50
100
150
–150
–100
–50
0
50
100
150
10k 100k 1M 10M 100M
PHA
SE M
AR
GIN
(Deg
rees
)
GA
IN (d
B)
FREQUENCY (Hz)1
02
38
-23
0
VSY = ±15VAV = –1RL = 2kΩ
GAIN WITH CL = 0pFGAIN WITH CL = 100pFGAIN WITH CL = 200pF
PHASE WITH CL = 0pFPHASE WITH CL = 100pFPHASE WITH CL = 200pF
図 34.オープン・ループ・ゲインおよび位相の周波数特性
VSY = ±15 V
124
125
126
127
128
129
130
131
132
133
–50 0 50 100–25 25
PSR
R (d
B)
TEMPERATURE (°C)75 125
10
23
8-0
35
VSY = ±5V TO ±15V
図 35.PSRRの温度特性、VSY = ±5 V~±15 V
–20
0
20
40
60
80
100
120
100 1k 10k 100k 1M 10M
PSR
R (d
B)
FREQUENCY (Hz)
PSRR–
PSRR+
VSY = ±5V
10
23
8-0
34
図 36.PSRRの周波数特性、VSY = ±5 V
141
142
143
144
145
146
147
148
149
150
151
152
–50 0 50–25 25TEMPERATURE (°C)
CM
RR
(dB
)
75 100 125
10
23
8-0
30
VSY = ±5V
図 37.CMRRの温度特性、VSY = ±5 V
CM
RR
(dB
)
0
20
40
60
80
100
120
140
100 1k 10k 100k 1M 10M
FREQUENCY (Hz)
VSY = ±15VVSY = ±5V
10
23
8-0
29
図 38.CMRRの周波数特性、VSY = ±5 V、VSY = ±15 V
–20
0
20
40
60
80
100
120
100 1k 10k 100k 1M 10M
PSR
R (d
B)
FREQUENCY (Hz)
PSRR–
PSRR+
VSY = ±15V1
02
38
-03
7
図 39.PSRRの周波数特性、VSY = ±15 V
データシート ADA4077-1/ADA4077-2/ADA4077-4
Rev. B - 15/24 -
153
154
155
156
157
158
159
–50 0 50–25 25TEMPERATURE (°C)
CM
RR
(dB
)
75 100 125
10
23
8-0
33
VSY = ±15V
図 40.CMRRの温度特性、VSY = ±15 V
50
–501k 10k 100k 100M10M1M
CLO
SED
-LO
OP
GA
IN (d
B)
FREQUENCY (Hz)
–40
–30
–20
–10
0
10
20
30
40
G = 1
G = 10
G = 100
10
23
8-0
28
VSY = ±5V
図 41.クローズド・ループ・ゲインの周波数特性、VSY = ±5 V
0.001
0.01
0.1
1
10
100
1k
100 1k 10k 100k 1M 10M
Z OUT
(Ω)
FREQUENCY (Hz)
AV = +100
VSY = ±5V
AV = +10
AV = +1
10
23
8-0
36
図 42.出力インピーダンス (ZOUT)の周波数特性、VSY = ±5 V
TIME (100µs/DIV)
0V
VOLT
AG
E (0
.2V/
DIV
) VSY = ±5VVIN = 1V p-pAV = +1RL = 2kΩCL = 300pF
10
23
8-0
40
図 43.大信号過渡応答、VSY = ±5 V
50
–501k 10k 100k 100M10M1M
CLO
SED
-LO
OP
GA
IN (d
B)
FREQUENCY (Hz)
–40
–30
–20
–10
0
10
20
30
40
G = 1
G = 10
G = 100
10
23
8-0
31
VSY = ±15V
図 44.クローズド・ループ・ゲインの周波数特性、VSY = ±15 V
0.001
0.01
0.1
1
10
100
1k
100 1k 10k 100k 1M 10M
Z OUT
(Ω)
FREQUENCY (Hz)
AV = +100
VSY = ±15V
AV = +10
AV = +1
10
23
8-0
39
図 45.出力インピーダンス (ZOUT)の周波数特性、VSY = ±15 V
データシート ADA4077-1/ADA4077-2/ADA4077-4
Rev. B - 16/24 -
TIME (100µs/DIV)
VOLT
AG
E (1
V/D
IV) VSY = ±15V
VIN = 4V p-pAV = +1RL = 2kΩCL = 300pF
10
23
8-0
43
0V
図 46.大信号過渡応答、VSY = ±15 V
–0.20
–0.15
–0.10
–0.05
0
0.05
0.10
0.15
0.20
–0.2 –0.1 0 0.1 0.2 0.3 0.4 0.5 0.6 0.7 0.8
VOLT
AG
E (V
)
TIME (ms)
10
23
8-3
44
VSY = ±5VVIN = 100mV p-pAV = +1LOAD = 2kΩ||1000pF
図 47.小信号過渡応答、VSY = ±5 V
TIME (10µs/DIV)
0.5
0
–0.5
INPU
T VO
LTA
GE
(V)
–1
1
3
5
OU
TPU
T VO
LTA
GE
(V)
VSY = ±5VAV = –100VIN = 200mVRL = 10kΩ
INPUT
OUTPUT
10
23
8-0
46
図 48.正側過負荷回復、VSY = ±5 V
TIME (10µs/DIV)
0.5
0
–0.5
INPU
T VO
LTA
GE
(V)
–5
–3
–1
1
OU
TPU
T VO
LTA
GE
(V)
VSY = ±5VAV = –100VIN = 200mVRL = 10kΩ
INPUT
OUTPUT
10
23
8-0
47
図 49.負側過負荷回復、VSY = ±5 V
–0.20
–0.15
–0.10
–0.05
0
0.05
0.10
0.15
0.20
–0.2 –0.1 0 0.1 0.2 0.3 0.4 0.5 0.6 0.7 0.8
VOLT
AG
E (V
)
TIME (ms)
10
23
8-2
47
VSY = ±15VVIN = 100mV p-pAV = +1LOAD = 2kΩ||1000pF
図 50.小信号過渡応答、VSY = ±15 V
–5
0
5
10
15
20
25
30
35
–3.5
–3.0
–2.5
–2.0
–1.5
–1.0
–0.5
0
0.5
–10 0 10 20 30 40 50 60 70 9080
OU
TPU
T (V
)
INPU
T (V
)
TIME (µs)
VSY = ±15VVIN = 200mV p-pAV = –100LOAD = 10kΩ
10
23
8-2
48
図 51.正側過負荷回復、VSY = ±15 V
データシート ADA4077-1/ADA4077-2/ADA4077-4
Rev. B - 17/24 -
TIME (10µs/DIV)
0.5
0
–0.5
INPU
T VO
LTA
GE
(V)
–15
–10
–5
0
OU
TPU
T VO
LTA
GE
(V)
VSY = ±15VAV = –100VIN = 200mVRL = 10kΩ
INPUT
OUTPUT
10
23
8-0
51
図 52.負側過負荷回復、VSY = ±15 V
0
5
10
15
20
25
30
35
40
1p 10p 100p 1n 10n
OVE
RSH
OO
T (%
)
LOAD CAPACITANCE (F)
OS+OS–
VSY = ±5VRL = 2kΩ
10
23
8-2
50
図 53.負荷容量対小信号オーバーシュート、VSY = ±5 V
図 54. 0.1% への正セトリング・タイム、VSY = ±5 V
図 55. 0.1% への負セトリング・タイム、VSY = ±5 V
0
5
10
15
20
25
30
35
40
1p 10p 100p 1n 10n
OVE
RSH
OO
T (%
)
LOAD CAPACITANCE (F)
OS+OS–
VSY = ±15VRL = 2kΩ
10
23
8-2
53
図 56.負荷容量対小信号オーバーシュート、VSY = ±15 V
図 57. 0.1% への正セトリング・タイム、VSY = ±15 V
データシート ADA4077-1/ADA4077-2/ADA4077-4
Rev. B - 18/24 -
図 58. 0.1% への負セトリング・タイム、VSY = ±15 V
1k
100
10
110 10M1M100k10k1k100
VOLT
AG
E N
OIS
E D
ENSI
TY (n
V/√H
z)
FREQUENCY (Hz)
VSY = ±15VVSY = ±5VAV = +1
10
23
8-0
53
図 59.電圧ノイズ密度の周波数特性
VSY = ±5 V、VSY = ±15 V
10
23
8-1
550.0001
0.001
0.01
0.1
1
10 100 1k 10k 100k
THD
+ N
OIS
E (%
)
FREQUENCY (Hz)
BANDWIDTH = 80kHzBANDWIDTH = 500kHz
VSY = ±5V
図 60.THD + Nの周波数特性、VSY = ±5 V
TIME (1s/DIV)
INPU
T VO
LTA
GE
(50n
V/D
IV)
VSY = ±5V
10
23
8-0
54
図 61.0.1 Hz~10 Hzのノイズ、VSY = ±5 V
100
00 3.0
VOLT
AG
E N
OIS
E C
OR
NER
(nV/
√Hz)
FREQUENCY (Hz) 10
23
8-1
53
10
20
30
40
50
60
70
80
90
0.5 1.0 1.5 2.0 2.5
VSY = ±5VVSY = ±15V
図 62.電圧ノイズ・コーナーの周波数特性
VSY = ±15 V、VSY = ±5 V
10
23
8-1
58
10 100 1k 10k 100k
THD
+ N
OIS
E (%
)
FREQUENCY (Hz)
BANDWIDTH = 80kHzBANDWIDTH = 500kHz
0.0001
0.001
0.01
0.1
1
10
100VSY = ±5V
図 63.THD + Nの周波数特性、VSY = ±15 V
データシート ADA4077-1/ADA4077-2/ADA4077-4
Rev. B - 19/24 -
TIME (1s/DIV)
INPU
T VO
LTA
GE
(50n
V/D
IV)
VSY = ±15V
10
23
8-0
58
図 64.0.1 Hz~10 Hzのノイズ、VSY = ±15 V
–1000
–900
–800
–700
–600
–500
–400
–300
–200
–100
0
100
200
–20 –15 –10 –5 0 5 10 15 20
I B (p
A)
VCM (V)
MEANMEAN +3σ
MEAN –3σ
VSY = ±15V–15V ≤ VCM ≤ +15VTA = 25°C
10
23
8-2
19
図 65.同相モード電圧(VCM)対入力バイアス電流(IB)
0
–160
–140
–120
–100
–80
–60
–40
–20
100 100k10k1k 1M
CH
AN
NEL
SEP
AR
ATI
ON
(dB
)
FREQUENCY (Hz)
10
23
8-2
44
VSY = ±15VVIN = 10V p-pAV = +1RL = 10kΩ
2kΩ
–
+
VINCH A
VCC
VEE
–
+
2kΩ
10kΩ
1kΩ
CH B,CH C,CH D
VCC
VEE
図 66.チャンネル ・セパレーション、VSY = ±15 V
0.1
1
10
100
1 10 100 1k 10k 100k
CU
RR
ENT
NO
ISE
DEN
SITY
(pA
/√H
z)
FREQUENCY (Hz)
VSY = ±15V
10
23
8-2
67
図 67.電流ノイズ密度、VSY = ±15 V
0.1
1
10
100
1 10 100 1k 10k 100k
CU
RR
ENT
NO
ISE
DEN
SITY
(pA
/√H
z)
FREQUENCY (Hz)
VSY = ±5V
10
23
8-2
68
図 68.電流ノイズ密度、VSY = ±5 V
データシート ADA4077-1/ADA4077-2/ADA4077-4
Rev. B - 20/24 -
動作原理 ADA4077-1、ADA4077-2、ADA4077-4 は、アナログ・デバイセ
ズの第六世代の業界標準 OP07 アンプ・ファミリーです。
ADA4077-1、ADA4077-2、ADA4077-4は、極めて小さいオフセッ
ト電圧と非常に小さい入力バイアス電流の組み合わせを持つ、
高精度低ノイズのオペアンプです。JFET アンプとは異なり、低
いバイアス電流と低いオフセット電流は 125°C までの周囲温度
に対して比較的安定です。
アナログ・デバイセズは独自の製造プロセス技術とリニア・デ
ザイン技術により、OP07、OP77、OP177、OP1177 より優れた
性能を持つ、8ピンの小型 SOICパッケージまたは 8ピンの小型
MSOPパッケージ採用の ADA4077-1および ADA4077-2、14ピン
の TSSOP または SOIC パッケージ採用の ADA4077-4 からなる
高電圧アンプを製造しています。ADA4077-1、ADA4077-2、
ADA4077-4 では小型にもかかわらず、低い広帯域ノイズ、広い
帯域幅、低いオフセットおよびオフセット・ドリフト、小さい
入力バイアス電流、完全に位相反転なしなど、多くの改善が行
われています。
ADA4077-1、ADA4077-2、ADA4077-4 は、プラスチック表面実
装パッケージの同様なデバイスと同等の MSL1 定格での動作仕
様と−40°C~+125°C の温度範囲を持っています。この MSL1 定
格は、プリント回路ボード (PCB)とシステム全体のサイズの小型
化が進むと内部システム温度が上昇するため、ますます重要に
なります。
ADA4077-1、ADA4077-2、ADA4077-4 の消費電力は OP177 の
1/4に減少し、帯域幅とスルーレートは 6倍になりました。低消
費電力と温度に対して非常に安定な性能も、ウォームアップ・
ドリフト誤差を小さいレベルにすることに役立っています。
入力は、両電源レールを超える過電圧状態から内部で保護され
ています。すべての高性能アンプと同様に、最大性能は適切な
回路と PCBのガイドラインに従うことにより実現されます。
データシート ADA4077-1/ADA4077-2/ADA4077-4
Rev. B - 21/24 -
アプリケーション情報
出力位相の反転 位相反転とは、アンプ伝達関数での極性変化のことを意味しま
す。入力に加えられる電圧が最大同相モード電圧より大きい場
合に、多くのオペアンプは位相反転を示します。 場合によって
は、位相反転によりアンプに恒久的な損傷が生じることがあり
ます。帰還ループでは、システム・ロックアップまたは装置の
損傷が発生します。ADA4077-1、ADA4077-2、ADA4077-4 では、
入力電圧が電源を超える場合でも位相反転問題は発生しません。
2
CH1 5.00V CH2 5.00V M10.0ms A CH1 300mV
1
T 0.000% 10
23
8-0
63
図 69.位相反転なし
低消費電力の直線性 RTD シングル・エレメント可変ブリッジの一般的なアプリケーショ
ンは、図 70に示す抵抗温度検出器(RTD)による 温度計用アンプ
です。ブリッジの励起電圧は、ブリッジの上部に加えられた
2.5 V リファレンス電圧から供給されます。
RTD は、0.5°C/mW~0.8°C/mW もの熱抵抗を持ちます。抵抗ド
リフトによる誤差を小さくするため、ブリッジの各辺を流れる
電流を小さくする必要があります。この回路では、アンプの電
源電流がブリッジを流れますが、ADA4077-2 の場合、最大電源
電流 = 500 µAで、最大抵抗値であっても RTDの消費電力は 0.1
mW以下です。
このため、ブリッジの消費電力による誤差は、0.1°C 以下に維持
されています。
ブリッジのキャリブレーションは、被測定温度の最小値で、出
力がゼロになるように RPを調整することにより行われます。
出力振幅をキャリブレーションするときは、フルスケール・ポ
テンショメータと直線性ポテンショメータを中心点に設定し、
500°C の温度をセンサーに加えるか、または等価 500°C RTD 抵
抗に置換えます。
フルスケール・ポテンショメータを 5 V 出力になるように調整
します。最後に、250°C または等価 RTD 抵抗を接続して、直線
性ポテンショメータを 2.5 V 出力になるように調整します。調
整後、この回路は±0.5°Cより優れた精度を実現します。
200Ω
500ΩFULL-SCALE ADJ
4.37kΩ
100Ω
100Ω 20ΩRP,ZERO ADJ
4.12kΩ
4.12kΩ
5kΩLINEARITYADJ49.9kΩ
ADR4525
+15V
0.1µF
V+100ΩRTD
1/2ADA4077-2
7
6
5
1/2ADA4077-2
1
82
34
V–
VOUT
0.1µF
10
23
8-0
64
図 70.低消費電力の直線性 RTD 回路
適切なボード・レイアウト ADA4077-1、ADA4077-2、ADA4077-4 は、高精度デバイスです。
PCB レベルで最適性能を確保するためには、ボード・レイアウ
トに注意が必要です。
リーク電流をなくするために、ボード表面をクリーンにして湿
気をなくす必要があります。表面をコーティングすると、表面
の湿気の蓄積が少なくなり、湿度バリアが構成されて、ボード上
の寄生抵抗が少なくなります。
電源パターンを短くし、電源を適切にバイパスすると、重い負
荷で AC 信号を駆動する場合などに、出力電流変動による電源
の乱れが小さくなります。バイパス・コンデンサをデバイス電
源ピンのできるだけ近くに接続します。漂遊容量は、アンプの
出力と入力で問題になります。信号パターンは電源ラインから
少なくとも 5 mm 離して、ノイズの混入を小さくすることが推
奨されます。
PCB を跨ぐ温度変動により、異なる金属が接触するハンダ接続ポ
イントとその他のポイントでのジーベック電圧の不一致が発生し、
熱電圧誤差が発生します。これらの熱電対効果を小さくするた
め、熱源により両端が等しく温度上昇するように抵抗の向きを調
節してください。可能な場合には、入力信号パスに一致する部
品番号と部品タイプを使用して、熱電対接合の番号とタイプに合
わせる必要があります。例えば、抵抗値ゼロのようなダミー部
品を使って、反対側入力パスの実抵抗に一致させます。一致する
部品は互いに近づけて配置し、同じ向きに配置する必要があり
ます。同じ長さのリードを使って、熱伝導の平衡状態を維持さ
せます。PCB上の発熱源をアンプ入力回路からできるだけ離しま
す。
グラウンド・プレーンの使用も推奨されます。グラウンド・プ
レーンを使用すると、EMI ノイズが減り、回路ボード温度が一
定に維持されます。
データシート ADA4077-1/ADA4077-2/ADA4077-4
Rev. B - 22/24 -
外形寸法
COMPLIANT TO JEDEC STANDARDS MO-187-AA
6°0°
0.800.550.40
4
8
1
5
0.65 BSC
0.400.25
1.10 MAX
3.203.002.80
COPLANARITY0.10
0.230.09
3.203.002.80
5.154.904.65
PIN 1IDENTIFIER
15° MAX0.950.850.75
0.150.05
10-0
7-20
09-B
図 71.8ピン・ミニ・スモール・アウトライン・パッケージ[MSOP]
(RM-8)
寸法: mm
CONTROLLING DIMENSIONS ARE IN MILLIMETERS; INCH DIMENSIONS(IN PARENTHESES) ARE ROUNDED-OFF MILLIMETER EQUIVALENTS FORREFERENCE ONLY AND ARE NOT APPROPRIATE FOR USE IN DESIGN.
COMPLIANT TO JEDEC STANDARDS MS-012-AA
0124
07-A
0.25 (0.0098)0.17 (0.0067)
1.27 (0.0500)0.40 (0.0157)
0.50 (0.0196)0.25 (0.0099)
45°
8°0°
1.75 (0.0688)1.35 (0.0532)
SEATINGPLANE
0.25 (0.0098)0.10 (0.0040)
41
8 5
5.00 (0.1968)4.80 (0.1890)
4.00 (0.1574)3.80 (0.1497)
1.27 (0.0500)BSC
6.20 (0.2441)5.80 (0.2284)
0.51 (0.0201)0.31 (0.0122)
COPLANARITY0.10
図 72.8ピン標準スモール・アウトライン・パッケージ[SOIC_N]
ナロー・ボディ
(R-8)
寸法: mm (インチ)
データシート ADA4077-1/ADA4077-2/ADA4077-4
Rev. B - 23/24 -
COMPLIANT TO JEDEC STANDARDS MO-153-AB-1 0619
08-A
8°0°
4.504.404.30
14 8
71
6.40BSC
PIN 1
5.105.004.90
0.65 BSC
0.150.05 0.30
0.19
1.20MAX
1.051.000.80
0.200.09 0.75
0.600.45
COPLANARITY0.10
SEATINGPLANE
図 73.14ピン薄型シュリンク・スモール・アウトライン・パッケージ[TSSOP]
(RU-14)
寸法: mm
CONTROLLING DIMENSIONS ARE IN MILLIMETERS; INCH DIMENSIONS(IN PARENTHESES) ARE ROUNDED-OFF MILLIMETER EQUIVALENTS FORREFERENCE ONLY AND ARE NOT APPROPRIATE FOR USE IN DESIGN.
COMPLIANT TO JEDEC STANDARDS MS-012-AB
0606
06-A
14 8
71
6.20 (0.2441)5.80 (0.2283)
4.00 (0.1575)3.80 (0.1496)
8.75 (0.3445)8.55 (0.3366)
1.27 (0.0500)BSC
SEATINGPLANE
0.25 (0.0098)0.10 (0.0039)
0.51 (0.0201)0.31 (0.0122)
1.75 (0.0689)1.35 (0.0531)
0.50 (0.0197)0.25 (0.0098)
1.27 (0.0500)0.40 (0.0157)
0.25 (0.0098)0.17 (0.0067)
COPLANARITY0.10
8°0°
45°
図 74.14ピン標準スモール・アウトライン・パッケージ[SOIC_N]
ナロー・ボディ
(R-14)
寸法: mm (インチ)
データシート ADA4077-1/ADA4077-2/ADA4077-4
Rev. B - 24/24 -
オーダー・ガイド Model1 Temperature Range Package Description Package Option Branding
ADA4077-1ARMZ −40°C to +125°C 8-Lead Mini Small Outline Package [MSOP] RM-8 A35
ADA4077-1ARMZ-R7 −40°C to +125°C 8-Lead Mini Small Outline Package [MSOP] RM-8 A35
ADA4077-1ARMZ-RL −40°C to +125°C 8-Lead Mini Small Outline Package [MSOP] RM-8 A35
ADA4077-1ARZ −40°C to +125°C 8-Lead Standard Small Outline Package [SOIC_N] R-8
ADA4077-1ARZ-R7 −40°C to +125°C 8-Lead Standard Small Outline Package [SOIC_N] R-8
ADA4077-1ARZ-RL −40°C to +125°C 8-Lead Standard Small Outline Package [SOIC_N] R-8
ADA4077-1BRZ −40°C to +125°C 8-Lead Standard Small Outline Package [SOIC_N] R-8
ADA4077-1BRZ-R7 −40°C to +125°C 8-Lead Standard Small Outline Package [SOIC_N] R-8
ADA4077-1BRZ-RL −40°C to +125°C 8-Lead Standard Small Outline Package [SOIC_N] R-8
ADA4077-2ARMZ −40°C to +125°C 8-Lead Mini Small Outline Package [MSOP] RM-8 A2X
ADA4077-2ARMZ-R7 −40°C to +125°C 8-Lead Mini Small Outline Package [MSOP] RM-8 A2X
ADA4077-2ARMZ-RL −40°C to +125°C 8-Lead Mini Small Outline Package [MSOP] RM-8 A2X
ADA4077-2ARZ −40°C to +125°C 8-Lead Standard Small Outline Package [SOIC_N] R-8
ADA4077-2ARZ-R7 −40°C to +125°C 8-Lead Standard Small Outline Package [SOIC_N] R-8
ADA4077-2ARZ-RL −40°C to +125°C 8-Lead Standard Small Outline Package [SOIC_N] R-8
ADA4077-2BRZ −40°C to +125°C 8-Lead Standard Small Outline Package [SOIC_N] R-8
ADA4077-2BRZ-R7 −40°C to +125°C 8-Lead Standard Small Outline Package [SOIC_N] R-8
ADA4077-2BRZ-RL −40°C to +125°C 8-Lead Standard Small Outline Package [SOIC_N] R-8
ADA4077-4ARUZ −40°C to +125°C 14-Lead Thin Shrink Small Outline Package [TSSOP] RU-14
ADA4077-4ARUZ-R7 −40°C to +125°C 14-Lead Thin Shrink Small Outline Package [TSSOP] RU-14
ADA4077-4ARUZ-RL −40°C to +125°C 14-Lead Thin Shrink Small Outline Package [TSSOP] RU-14
ADA4077-4ARZ −40°C to +125°C 14-Lead Standard Small Outline Package [SOIC_N] R-14
ADA4077-4ARZ-R7 −40°C to +125°C 14-Lead Standard Small Outline Package [SOIC_N] R-14
ADA4077-4ARZ-RL −40°C to +125°C 14-Lead Standard Small Outline Package [SOIC_N] R-14
1 Z = RoHS準拠製品
Recommended