28

아날로그 신호를 디지털 신호로 변환하는 A/D 변환기 A/D 변환 시 고려하여 할 샘플링 주파수 D/A 변환기

  • Upload
    renata

  • View
    240

  • Download
    0

Embed Size (px)

DESCRIPTION

아날로그 신호를 디지털 신호로 변환하는 A/D 변환기 A/D 변환 시 고려하여 할 샘플링 주파수 D/A 변환기. 증폭도 : 증폭기 입력부의 저항과 귀환부의 저항의 비. 램프전압 발생기의 출력. 양자화 샘플 :. 양자화 에러 :. 양자화 계단 크기 :. 양자화기의 잡음 모델. 버림 양자화 에러의 평균값은 양자화 계단크기의 반 :. 확률변수의 분산 은 평균값을 중심으로 확률변수가 변동하는 정도를 나타낸다. 그러므로 ,. 반올림 양자화 에러 :. - PowerPoint PPT Presentation

Citation preview

제 04장 하드웨어 구현

• 아날로그 신호를 디지털 신호로 변환하는 A/D 변환기• A/D 변환 시 고려하여 할 샘플링 주파수• D/A 변환기

제 04장 하드웨어 구현

제 04장 하드웨어 구현

• 증폭도 : 증폭기 입력부의 저항과 귀환부의 저항의 비

• 램프전압 발생기의 출력

제 04장 하드웨어 구현

제 04장 하드웨어 구현

제 04장 하드웨어 구현

양자화 샘플 :

제 04장 하드웨어 구현

제 04장 하드웨어 구현

제 04장 하드웨어 구현

제 04장 하드웨어 구현

양자화 에러 :

양자화 계단 크기 :

양자화기의 잡음 모델

제 04장 하드웨어 구현

버림 양자화 에러의 평균값은 양자화 계단크기의 반 :

확률변수의 분산 은 평균값을 중심으로 확률변수가 변동하는 정도를 나타낸다 .

그러므로 ,

제 04장 하드웨어 구현

• 반올림 양자화 에러 :

• 반올림 앙자화 에러의 평균값 :

• 반올림 앙자화 에러의 분산 :

제 04장 하드웨어 구현

• B+1 비트로 양자화 하는 경우

은 원 신호의 분산 , 은 양자화 에러의 분산

• 경우

제 04장 하드웨어 구현

제 04장 하드웨어 구현

제 04장 하드웨어 구현

제 04장 하드웨어 구현

• 역 CTFT 한 아날로그 임펄스 응답

제 04장 하드웨어 구현

• 8 비트로 표기되는 세가지 방식

• 1 개의 half adder 와 7 개의 full adder 가 필요

제 04장 하드웨어 구현

제 04장 하드웨어 구현

제 04장 하드웨어 구현

제 04장 하드웨어 구현

제 04장 하드웨어 구현

제 04장 하드웨어 구현

• 신호 x[n]=0.625 와 필터계수 0.375 가 곱해진다면 ,

• binary 연산

제 04장 하드웨어 구현

제 04장 하드웨어 구현

제 04장 하드웨어 구현

• Floating point 시뮬레이션 : 칩에서 수행되어야 하는 알고리즘 결정• Integer 시뮬레이션 : DSP 프로세서 결정에 의한 프로그램 수정• DSP 시뮬레이션