16
D/A e A/D 1 EE610 Eletrônica Digital I Prof. Fabiano Fruett Email: [email protected] 3_c Conversores de Dados 2. Semestre de 2007 D/A e A/D 2 Conversores de dados • Especificações Conversor D/A – Circuito Sample-Hold – Chaves de corrente Conversor A/D

Conversores Ad

Embed Size (px)

Citation preview

Page 1: Conversores Ad

1

D/A e A/D 1

EE610 Eletrônica Digital IProf. Fabiano FruettEmail: [email protected]

3_cConversores de Dados

2. Semestre de 2007

D/A e A/D 2

Conversores de dados

• Especificações• Conversor D/A

– Circuito Sample-Hold– Chaves de corrente

• Conversor A/D

Page 2: Conversores Ad

2

D/A e A/D 3

Exemplo de aplicação dos conversores de dados:

Sistema de controle

Fonte: R. Tocci and N. Widmer, Digital Systems

D/A e A/D 4

Especificações dos conversores D/A e A/D

• Resolução• Erro de quantização• Tempo de conversão• Deriva – desvios relacionados a temperatura

e tempo• Amostragem

Page 3: Conversores Ad

3

D/A e A/D 5

Problema de subamostragem

Deve ser evitado fazendo Fs > 2Fin máx [Teorema de Nyquist]

Fonte: R. Tocci and N. Widmer, Digital Systems

D/A e A/D 6

Resolução e Erro de QuantizaçãoResolução=

% resolução =

Erro de quantização =

% Erro de quantização =

Sendo que E é a excursão máxima do sinal analógico e N o número de bits do conversor

121−NE

10012

−N

( )1221−

± NE

( ) 100122

−N

Page 4: Conversores Ad

4

D/A e A/D 7

Resolução dos conversores D/A e A/D

0.00153160.00610140.0244120. 976100.39281.7566.674

Resolução %Número de bits

D/A e A/D 8

Exemplo: Um sinal analógico na faixa de 0 a +10 Vdeve ser convertido em um sinal digital de 8 bits. Pede-se:

a) Qual a resolução da conversão em volts?b) Qual a representação digital para uma entrada de

6 V?c) Qual a representação para uma entrada de 6.2 V?d) Qual o erro ocorrido na quantização de 6.2 V em

termos absolutos e como porcentagem da entrada?e) e como uma porcentagem da escala total?f) Qual o maior erro possível na quantização como

uma porcentagem da escala total?

Page 5: Conversores Ad

5

D/A e A/D 9

Os conversores D/A são constituídos de:

• Circuito de referência• Circuito que atribui pesos binários ao valor

da corrente de referência• Chaves controladas pelos bits da palavra

digital de entrada• Conversor corrente-tensão

D/A e A/D 10Fig. 10.32

Conversor D/A de N bits usando uma rede resistiva em escada com peso binário

Page 6: Conversores Ad

6

D/A e A/D 11

Fatores que afetam a precisão dos conversores D/A:

• Imprecisão de Vref

• Imprecisão dos resistores (descasamento)

• Não idealidades das chaves analógicas– Tensão de off-set (VDD-Vt)– Valor finito da resistência

D/A e A/D 12

Desvantagem da rede de resistores em escada

A desvantagem da rede de resistores em escada com peso binário é que para uma grande quantidade de bits, a diferença entre os resistores se torna muito elevada. Isso aumenta a dificuldade em manter a precisão dos valores dos resistores.

Page 7: Conversores Ad

7

D/A e A/D 13Fig. 10.33

Rede em escada R-2R

D/A e A/D 14Fig. 10.34.

Implementação prática do CDA utilizando uma rede R-2R

Page 8: Conversores Ad

8

D/A e A/D 15

Chaves de corrente

D/A e A/D 16Fig. 10.29

Processo de amostragem periódica de um sinal analógico

S/H

Page 9: Conversores Ad

9

D/A e A/D 17

Circuito Sample and Hold

D/A e A/D 18

Alguns tipos de conversores A/D

• Realimentado• Inclinação dupla• Paralelo – flash• Redistribuição de carga• Aproximações sucessivas• Sigma-Delta - Σ∆

Page 10: Conversores Ad

10

D/A e A/D 19

Conversor A/D realimentado

D/A e A/D 20

Conversor Integrador de InclinaçãoDupla

Page 11: Conversores Ad

11

D/A e A/D 21

-vA vA/R

ON

Intervalo fixo

Até que o contador acumule umadeterminada contagem nref

Condição inicial: S2 fechadaC descarregado

D/A e A/D 22

+Vref

Vref /R

Intervalo fixo

Contador reinicializado - reset

RESET

Contador = nref

Page 12: Conversores Ad

12

D/A e A/D 23

+Vref

Vref /R

intervalo fixo

inclinaçãofixa

ON

nref n

D/A e A/D 24

Conversor Flash

• O conversor Flash é o tipo mais rápido. Compara o sinal de entrada com cada um dos 2N-1 possíveis níveis de quantização. Uma conversão completa pode ser obtida em um ciclo de clock.

• O preço pago é um circuito complexo.

Page 13: Conversores Ad

13

D/A e A/D 25

Conversor AD de aproximações sucessivas

Fonte: R. Tocci and N. Widmer, Digital Systems

D/A e A/D 26

Funcionamento:

Fonte: R. Tocci and N. Widmer, Digital Systems

Page 14: Conversores Ad

14

D/A e A/D 27

Amostragem

Retenção

Redistribuição

Conversor A/D de redistribuição de carga

D/A e A/D 28

Amostragem

SB fechadaSA conectada à vAS1 até ST também conectadas à vACarga armazenada = 2CvA

Page 15: Conversores Ad

15

D/A e A/D 29

Retenção

SB abertaS1 até ST conectadas ao terraCarga armazenada continua = 2CvASA conectada à Vref (preparando para a fase seguinte)

Comparadorv0=-vA

D/A e A/D 30

Redistribuição

SB continua abertaS1 até ST continuam conectadas ao terraCarga armazenada continua = 2CvAS1 conectada à Vref, v0 negativo ou positivo?Se v0 negativo S1 fica na posição Vref (MSB=1)v0 positivo S1 volta na posição GND (MSB=0)S2 conectada à Vref ...

Comparador

Page 16: Conversores Ad

16

D/A e A/D 31

Exercícios

10) 10.34 Sedra p. 79611) 10.35 p. 79612) 10.36 p. 80213) 10.37 p. 80214) 10.20 p. 810