12
Digitalni VLSI sistemi Predavanja: dr Jelena Popović-Božović, docent dr Dragomir El Mezeni, docent Vežbe: dr Dragomir El Mezeni, docent Univerzitet u Beogradu Elektrotehnički fakultet

Digitalni VLSI sistemi - tnt.etf.bg.ac.rstnt.etf.bg.ac.rs/~ms1dvs/Predavanja/DVS pred 0.pdf · ASIC t d l ij j kt jASIC metodologija projektovanja ... Program predmeta (2) Logička

  • Upload
    others

  • View
    21

  • Download
    0

Embed Size (px)

Citation preview

Page 1: Digitalni VLSI sistemi - tnt.etf.bg.ac.rstnt.etf.bg.ac.rs/~ms1dvs/Predavanja/DVS pred 0.pdf · ASIC t d l ij j kt jASIC metodologija projektovanja ... Program predmeta (2) Logička

Digitalni VLSI sistemi

Predavanja: dr Jelena Popović-Božović, docentdr Dragomir El Mezeni, docent

Vežbe: dr Dragomir El Mezeni, docent

Univerzitet u BeograduElektrotehnički fakultet

Page 2: Digitalni VLSI sistemi - tnt.etf.bg.ac.rstnt.etf.bg.ac.rs/~ms1dvs/Predavanja/DVS pred 0.pdf · ASIC t d l ij j kt jASIC metodologija projektovanja ... Program predmeta (2) Logička

2

Informacije/kontakti

► Predmet se nastavlja na OE3UPK i OE4UPV

► Fond časova: 3 predavanja + 1 vežbe

► Sajt predmeta: tnt.etf.bg.ac.rs/~ms1dvs

► Konsultacije u vezi sa predavanjimaposle predavanja, soba 103 ili soba 20 Paviljon Rašović

► e-mail [email protected]@el.etf.rs

Page 3: Digitalni VLSI sistemi - tnt.etf.bg.ac.rstnt.etf.bg.ac.rs/~ms1dvs/Predavanja/DVS pred 0.pdf · ASIC t d l ij j kt jASIC metodologija projektovanja ... Program predmeta (2) Logička

3

Oblasti koje predmet pokriva

Page 4: Digitalni VLSI sistemi - tnt.etf.bg.ac.rstnt.etf.bg.ac.rs/~ms1dvs/Predavanja/DVS pred 0.pdf · ASIC t d l ij j kt jASIC metodologija projektovanja ... Program predmeta (2) Logička

4

Program predmeta (1)

Front-end dizajn► ASIC metodologija projektovanja ► specifikacija mikroarhitekture u VHDL-u, stil

kodovanja, kod za višestruku upotrebu

► VITAL standard ► testiranje, simulacija

grešaka, automatsko generisanje test vektora, strukture za samotestiranje

Page 5: Digitalni VLSI sistemi - tnt.etf.bg.ac.rstnt.etf.bg.ac.rs/~ms1dvs/Predavanja/DVS pred 0.pdf · ASIC t d l ij j kt jASIC metodologija projektovanja ... Program predmeta (2) Logička

5

Program predmeta (2)

Logička sinteza► konverzija koda, logička optimizacija, dekompozicija i

mapiranje u zadatoj tehnologiji► tipovi optimizacije, dijagrami binarnog odlučivanja► trendovi u logičkoj sintezi► Synopsys

Page 6: Digitalni VLSI sistemi - tnt.etf.bg.ac.rstnt.etf.bg.ac.rs/~ms1dvs/Predavanja/DVS pred 0.pdf · ASIC t d l ij j kt jASIC metodologija projektovanja ... Program predmeta (2) Logička

6

Program predmeta (3)

Back-end dizajn► planiranje lejauta,

ciljevi, ograničenja► rutiranje na globalnom i

lokalnom nivou, rutiranje signala takta

► simulacija nakon izrade lejauta, uključivanje parazitnih elemenata i efekata veza

► Cadence

Page 7: Digitalni VLSI sistemi - tnt.etf.bg.ac.rstnt.etf.bg.ac.rs/~ms1dvs/Predavanja/DVS pred 0.pdf · ASIC t d l ij j kt jASIC metodologija projektovanja ... Program predmeta (2) Logička

7

Program predmeta (4)

Projektovanje IC male potrošnje► trendovi u tehnologiji, tehnike projektovanja na

nivou lejauta► efekti smanjivanja napona napajanja, redudantni

blokovi i paralelovanje► tehnike na nivou arhitekture ćelija (smanjivanje

broja promena logičkih stanja, eliminacija gličeva, ograničavanje promena signala)

► tehnika selektivnog propuštanja takta► adijabatska kola

Page 8: Digitalni VLSI sistemi - tnt.etf.bg.ac.rstnt.etf.bg.ac.rs/~ms1dvs/Predavanja/DVS pred 0.pdf · ASIC t d l ij j kt jASIC metodologija projektovanja ... Program predmeta (2) Logička

8

Polaganje ispita

► Ispit - test, 30 poena– minimum za polaganje 15 poena

► Rad preko godine - 70 poena– Rad u laboratoriji, ukupno 20 poena

• radi se u paru– Projekat 50 poena

• Ploče DEO-Nano, DE1-SoC sa Alterinim čipovima i Quartus softver• Nios2 soft IP (procesorsko jezgro)• radi se u paru

Page 9: Digitalni VLSI sistemi - tnt.etf.bg.ac.rstnt.etf.bg.ac.rs/~ms1dvs/Predavanja/DVS pred 0.pdf · ASIC t d l ij j kt jASIC metodologija projektovanja ... Program predmeta (2) Logička

9

Literatura

► M. John, S. Smith, "Application-Specific Integrated Circuits", Addison-Wesley, 1997.

► S. Sjoholm, L. Lindh, "VHDL for Designers", Prentice Hall, 1997.

► J. Rabaey, A. Chandrakasan, B. Nikolić, "Digital Integrated Circuits - A Design Perspective", Second edition, Prentice Hall, 2003.

► Slajdovi sa predavanja raspoloživi na sajtu katedre/predmeta

Page 10: Digitalni VLSI sistemi - tnt.etf.bg.ac.rstnt.etf.bg.ac.rs/~ms1dvs/Predavanja/DVS pred 0.pdf · ASIC t d l ij j kt jASIC metodologija projektovanja ... Program predmeta (2) Logička

10

Nije po programu, ali je važno

► Naučiti kako se piše:– Tehnički izveštaj– Dokumentacija za VHDL modele

► Naučiti kako se prezentuju rezultati

► Korišćenje stručne literature

► Upoznati se sa mogućnostima za zapošljavanje ili nastavak studija u zemlji i inostranstvu

Page 11: Digitalni VLSI sistemi - tnt.etf.bg.ac.rstnt.etf.bg.ac.rs/~ms1dvs/Predavanja/DVS pred 0.pdf · ASIC t d l ij j kt jASIC metodologija projektovanja ... Program predmeta (2) Logička

11

Neke firme koje se bave ovim poslovima u Srbiji

► Elsys Eastern Europe– Centrala u Parizu, preko 120 ljudi u Beogradu– Analogni/digitalni IC i SoC dizajn i verifikacija, embedded sistemi, dobra saradnja sa Texas Instr.– Obuhvata i deo TES Electronic Solutions nemačke kompanije, rade RF, analogni i digitalni IC dizajn

► HDL design house– Domaća firma, oko 100 zaposlenih, ogranci firme u Beogradu, Ćupriji i Solunu– Verifikacija, dizajn reusable IP blokova, VITAL/VHDL modeli, analogni IC dizajn

► NovelIC– Domaća firma koja se znatno proširila tokom prošle godine– Bave se RF, Analog/Mixed-Signal IC i digitalnim Front End dizajnom u komunikacionim i

aplikacijama za obradu signala

► Bitgear – Domaća firma, druga na listi malih kompanija sa navećim razvojem u Centralnoj Evropi za 2013. g– Bave se navigacionim, embedded i DSP sistemima u okviru čega rade FPGA rapid prototyping, FPGA

core i analogni IC dizajn

► Veriest Venture– Izraelska firma, ogranak u Beogradu trenutno ima preko 20 ljudi– U Beogradu rade verifikaciju

► NoBug– Rumunska firma, pre nekoliko godina su otvorili ogranak u Beogradu– Bave se verifikacijom digitalnih sistema

Page 12: Digitalni VLSI sistemi - tnt.etf.bg.ac.rstnt.etf.bg.ac.rs/~ms1dvs/Predavanja/DVS pred 0.pdf · ASIC t d l ij j kt jASIC metodologija projektovanja ... Program predmeta (2) Logička

12

Postdiplomske studije u inostranstvu

► UC Berkeley – Prof. Borivoje NikolićResearch interests:– Digital integrated circuits– VLSI implementation of communications and signal processing systems

► UC Berkeley - Prof. Vladimir StojanovićResearch interests:– Optimization of IC and systems. Application of convex optimization to digital

communications, analog and VLSI circuits. Modeling of noise and dynamics in circuits and systems.

– Communications and signal processing architectures. High-speed electrical and optical links, on-chip signalling, clock generation and distribution. High-speed digital and mixed-signal IC design.

► UC LA – Prof. Dejan MarkovićResearch interests:– rapid prototyping and optimization of power limited digital systems, with emphasis on

the next generation wireless communication devices. Topics include digital integrated circuits, power/area-efficient VLSI signal processing architectures, optimization methods, and supporting design automation environments.