3

Click here to load reader

Diseño de secuencias con flip

Embed Size (px)

Citation preview

Page 1: Diseño de secuencias con flip

DISEÑO DE SECUENCIAS CON FLIP-FLOP

Universidad de Cuenca

Facultad de Ingeniería

Escuela de Electrónica y Telecomunicaciones

Milton Muñoz

[email protected]

1. Objetivo General:

Diseñar e implementar sistemas secuenciales, empleando Flip-Flop..

2. Objetivos Específicos:

Diseñar sistemas de conteo automático, empleando FF..

Aplicar lógica combinatoria, en conjunto con FF, para el diseño de circuitos

secuenciales.

Diseñar circuitos empleando las características síncronas y asíncronas de un FF.

Emplear correctamente las hojas características de los circuitos integrados.

3. Ma ter i a l e s :

F u en t e de CC

P ro t ob oa rd

1 DIP switch

5 resistencias 330 Ω

1 resistencia 100 Ω

1 resistencia 220Ω

1 resistencia 470 Ω

Cables de conexión

1 C.I. 74147

1 C.I. 74132

1 C.I. 74125

1 capacitores 1000 uF

3 leds

Page 2: Diseño de secuencias con flip

4. Procedimiento:

4.1. Diseñar e implementar un sistema secuencial automático, para cinco diodos Led, de

acuerdo a las condiciones especificadas en la siguiente tabla de verdad:

INGRESOS SALIDAS ESTADO

Q3 Q2 Q1 Q0 L5 L4 L3 L2 L1

0 0 0 0 0 0 0 0 0 0

0 0 0 1 0 0 0 0 1 1

0 0 1 0 0 0 0 1 0 2

0 0 1 1 0 0 1 0 0 3

0 1 0 0 0 1 0 0 0 4

0 1 0 1 1 0 0 0 0 5

0 1 1 0 1 0 0 0 0 6

0 1 1 1 0 1 0 0 0 7

1 0 0 0 0 0 1 0 0 8

1 0 0 1 0 0 0 1 0 9

1 0 1 0 0 0 0 0 1 10

1 0 1 1 0 0 0 0 0 11

1 1 0 0 1 1 1 1 1 12

1 1 0 1 0 0 0 0 0 13

1 1 1 0 1 1 1 1 1 14

1 1 1 1 0 0 0 0 0 15

Adicionalmente el sistema cuenta con los siguientes mecanismos de control:

Pulsante S0 : En cualquier instante detiene la secuencia llevando al sistema al estado 0.

Pulsante SSTOP : Detiene la secuencia y mantiene las salidas (LED’s), en el estado de

paro.

Pulsante S INICIO : Activa la secuencia, a partir del último estado en que se quedó de

acuerdo a S0 ó SSTOP .

Cuando el sistema es conectado a la fuente de alimentación se debe mantener en el estado 0,

hasta pulsar S INICIO.

Diagrama de Bloques del Sistema:

Page 3: Diseño de secuencias con flip

4.1.1. Diseño y esquematización

5. Conclusiones:

_____________________________________________________________________________

_____________________________________________________________________________

_____________________________________________________________________________

_____________________________________________________________________________

_____________________________________________________________________________

_____________________________________________________________________________

_____________________________________________________________________________

____________________________________________________________________________

6. Recomendaciones:

_____________________________________________________________________________

_____________________________________________________________________________

_____________________________________________________________________________

_____________________________________________________________________________

_____________________________________________________________________________

_____________________________________________________________________________

_____________________________________________________________________________

_____________________________________________________________________________

U1

JK_FF

J Q

~QK

RESET

CLK

SET

U2

JK_FF

J Q

~QK

RESET

CLK

SET

U3

JK_FF

J Q

~QK

RESET

CLK

SET

U4

JK_FF

J Q

~QK

RESET

CLK

SET

VCC

5V

VCC

5V

U7A

74132N

R1330Ω

C150µF

U5

7442N

A15

B14

C13

D12

O0 1

O3 4

O4 5

O5 6

O2 3O1 2

O8 10O7 9O6 7

O9 11

U6

7442N

A15

B14

C13

D12

O0 1

O3 4

O4 5

O5 6

O2 3O1 2

O8 10O7 9O6 7

O9 11

U16A7404N

7404N

74ALS10AM

74ALS10AM

74ALS10AM

74ALS10AM

74ALS10AM

7432N

7432N

7432N

7432N

7432N

U12

D_FF

D Q

~Q

RESET

CLK

SET

J1Key = A

VCC

5V

R21.0kΩ

J2Key = A

VCC

5V

R31.0kΩ

VCC

5V

J3Key = A

VCC

5V

R41.0kΩ