13
EDAモデルの運用ガイドライン EDA標準W G - 7 -

EDAモデルの運用ガイドライン - JEITA

  • Upload
    others

  • View
    7

  • Download
    0

Embed Size (px)

Citation preview

Page 1: EDAモデルの運用ガイドライン - JEITA

EDAモデルの運用ガイドライン

E D A 標 準 W G

- 7 -

Page 2: EDAモデルの運用ガイドライン - JEITA

������������� �������������© ����������2�

� � � �

������������� �������������© �����������

1.�� !"2.�� �#3.�� $%&

EDA'() *+,-./-012

������������� �������������© ����������33

� � � �

������������� �������������© ����������3

1.�� !"2.�� �#3.�� $%&

EDA'() *+,-./-012

- 9 -

Page 3: EDAモデルの運用ガイドライン - JEITA

������������� �������������© ����������4

PentiumPro

2000‘80 2020(Year)

1M

10G

1G

100M

10M

100G

�4567 (Hz)

80286

Pentium8

80386

201893GHz:30GHz

201893GHz:30GHz

PC

;<=>?

@>?A B

=CDEFInternet

2G-H0(IJ, DEFTEL)

109K10L

150/130nm90nm

65nmLSIMNOP

45nm

(QR)?STUVW

XY�� !" Z =C?S UVW[U?AW

32nm

\]W

^_`(Javaab)

������������� �������������© ����������5

IJ?ATUV=cdefghijIJ?ATUV=cdefghij

UVdeklfgdem=nopqrstuvTwxW

(QR)y= H0z{_R |�}

SI ~deklmst�EMI ~=�6�-��PI ~=n�-��

�P�` UVW

LSI UV�4\]W�U��W��=�W

IJ

IJ

IJ

XY�� !" Z =cklfg U�W

- 10 -

Page 4: EDAモデルの運用ガイドライン - JEITA

������������� �������������© ����������6

UVde =cklUVde =ckl

������

���_�)

M�0���

�C

H��R M�0��� ��

LSI

��� ¡��

LSI¢ £¤¥�

������ LSI

M�0��� ��

M�0���¦ §7 LSI¨hde©ª

«��s

de =ckl§¬­de®�¯°l±K²�³­´­µ

EDA�+T¶·

XY�� !" Z =cklfg U�W

de��

������������� �������������© ����������7

EDA¸_)

EDA ~Electronic Design Automation�=Ckl|�W=c?S�¹º»­¼=c½ kl4¾h|�W¿ÀÁqrÂÃ

ÄÅ�ÆÇÈ�É_.ÆÇÈÊËÌ°Í ÎÏ

ÐѳÒÓÔ»KÕx¿Â=c½ CAD (Computer Aided Design)ÖCAE (Computer Aided Engineering)h×Ø¿Â+Ù

ÄÅ�ÆÚÈmÉ_.ÆÚÈhEDA¸_)ÛÜÌEDA¸_)oÝ+qr=cÞ/ß_RàhEDA'()Ûáâ

~EDA'() ã»ä²�å_Qæç�

XY�� !" Z =cklfg U�W

EDAÛ²èEDAÛ²è

?Akl

éêkl

=cëìkl

í-ÈÆ�kl

î=c?Sklï

EDA'()

EDA¸_)

��

- 11 -

Page 5: EDAモデルの運用ガイドライン - JEITA

������������� �������������© ����������8

«d��

M�0���

M�0���

Þð�_Q�C

I/OBUF

-0Rñ_ò(óôõö�)¢ £¤�C

éê��

FF

I/OBUFFF

LSI EDA'()IBIS'() orSpice'()

LSI¢ £¤¥�

©÷���ø{í_�ù0ÛEDA'()©÷���ø{í_�ù0ÛEDA'()

=C�s EDA'()úû��'()or SÞ/'()

de©ªëì kl[�ø{í_�ù0ÛEDA'()

LSI EDA'()IBIS'() orSpice'()

éê��

Þð�_Q«��s

H��R�_�)

XY�� !" Z =cklfg U�W

M�0���

«d+LSIü�+LSI

Þð�_QLSI¢ £¤¥�

de

������������� �������������© ����������9

LSI EDA'()=C�s EDA'()

EDA'()²��s~LSI�«��s­¼� =cëìhýqþ ~��P����*�����ÍT�@ó

SÞ/'()~�Þ/ß_R�

úû��'()~�����

High

Low

Output Buffer

Output

Behavior model?

IBIS'()

Spice'()~�����

XY�� !" Z =cklfg U�W

EDA'() ��EDA'() ��

Freq. S11(M) S11(P) X y E+01 z E+01

C1=xR1=y

C1=xR1=y

ëì���fg�� ��WVds = 5Voltage I(typ)5.0V 6.4475

- 12 -

Page 6: EDAモデルの運用ガイドライン - JEITA

������������� �������������© ����������104�

� � � �

������������� �������������© ����������4�

1.�� !"2.�� �#3.�� $%&

EDA'() *+,-./-012

������������� �������������© ����������11

�56789:;<=>?

@A BCDEF

LSI:;

GH:;

I<0JKL:;

LSI:; GH:;I<0JKL:;

MN:;OP

QRST7EDA'() UVQEDA'() WXYZQEDA[>)\]^_`>]a05b UVc

�U<=>?defghij 3-4 d k 0 d

l/m>no pqQrs UVc

Rtuv wx:;Rtuv wx:;

yz�� �# { w|}~ ������w|}~ ������

- 13 -

Page 7: EDAモデルの運用ガイドライン - JEITA

������������� �������������© ����������12

LSI

PCB���S��?n

(�n)}~ EDA'() UVc��

QRST7EDA'() UVc ���7'() ���

QEDA'() WXYZ��QEDA[>)\EDA]^_`>]a05b UVc

�:;�S wx��-0n>��-��BCEDA'() ��c9UVc

EDA]^_`>]a0[>)

l/m>no pqQrs UVc

yz�� �# - EDAUVWG ��12

������������� �������������© ����������1343

� � � �

������������� �������������© ����������43

1.�� !"2.�� �#3.�� $%&

EDA'() *+,-./-012

- 14 -

Page 8: EDAモデルの運用ガイドライン - JEITA

������������� �������������© ����������14

LSI EDA'()��WLSI EDA'()��W

3Y�� $%& – LSI EDA'()��

LSI EDA'()=C�s EDA'() LSI EDA'()=C�s EDA'()

SÞ/'()~�Þ/ß_R�

úû��'()

High

Low

Output Buffer

Output

Behavior model?

IBIS'()

Spice'()

ëì���fg�� ��W

������������� �������������© ����������15

IBIS'() 45ìIBIS'() 45ì

3Y�� $%& – LSI EDA'()��

IBIS'()ÛSpice'() 67

IBIS'()

Spice'()

ëì��

'()

����'()

m������

mMNOP����

'()��'()hÝ8Â

l±�¨

9 Vá

: ;á

'()�°m

�@ <=ì

9

67#<=

~fg��

��W�

>

67#?@

~(A-P���

U?AWB CD

m=n�-�CD

m§¬­UVde

��B CD

Ev

FGH�ø{í_�ù0?@

- 15 -

Page 9: EDAモデルの運用ガイドライン - JEITA

������������� �������������© ����������16

EDAI0J

Oð�ß_K

¹º»I0J

LIBIS stM uvè

¸_) Ý+Í uvè

¸_) N� uvè

¸_) Ý+Í uvè

LIBIS stM uvè

¸_) N� uvè

3Y�� $%& – IBIS'()��WIBIS'() EvIBIS'() Ev

IBISh+áÂ�ø{í_�ù0T��OPÛQR¿­á

������������� �������������© ����������17

IBIS'()*+,-./-0 12IBIS'()*+,-./-0 12

X��#

#�S� TU¯ stVW+IBIS��P���à�XYZ[hTUqr

3�\ä��¯stVW+IBIS��P���à�XYZ[ \ä��

]�stVW Öµ�hTU¯

Oð�ß_K�¹º»I0J_�EDAI0J^ Öµ�hTUqrmOð�ß_K¯ EDA�ø{í_�ù0Z[ 4¾st VWm¹º»I0J_ ¯ IBIS'()st VWmEDAI0J_¯ EDA¸_)st VW

3Y�� $%& – IBIS'()��W

IBIS'()h+áÂ�ø{í_�ù0 st_¦

- 16 -

Page 10: EDAモデルの運用ガイドライン - JEITA

������������� �������������© ����������18

EDAI0J

Oð�ß_K

¹º»I0J

WebWeb`����a�b�c

JEITAJEITA

m�ø{í_�ù0�� demXYfgh P�)_¦mst Ëá�b�c �°

mst iáIBIS jk�P���àoËrstde

mIBIS stopqr�í_` lm3nOð�oËr�ø{í_R N�de

Upload Download

���o��op����p�

GoldenIBIS

Test circuitgroup

Golden results

q�ra��s�

tPJKstVWuB IBIS (Golden IBIS) ��P���à�XYZ[(Golden results)h�v�w%qrx

3Y�� $%& – IBIS'()��W

IBIS'()*+,-./-0 ynIBIS'()*+,-./-0 yn

������������� �������������© ����������19

DRV

Circuit 12

C= 0.5pF

PKGL = 1.8nH

C= 0.5pF

L = 1.8nHprobe

C= 0.5pF

L = 1.8nH

…C= 3pF

10steps

���op����

$3z�

$�z�

$�z�

�z�

�z�

�z�

3z�

{z�

|z�

}z�

��� ��� �{� �}� ��� ��� ��� �{� �}� ��� 3��

��~��a�o�

���s�����

����c���� �b�������������a� c������������a�m�0�0� F��o��T��rxm��567o��T��rx

��EDA¸_)Kþ��åí_RTkTqrXY��­¼o˵Z[T�­r : �4°� de���W

���op����

$3z�

$�z�

$�z�

�z�

�z�

�z�

3z�

{z�

|z�

}z�

��� ��� ��� ��3 ��{ ��| ��} ��� ��� ��� ���

��~��a�o�

���s�����

����c���� �b�������������a� c������������a�

�åí_RoËr�� \ä�åí_RoËr�� \ä

3Y�� $%& – IBIS'()��W

4¾h

- 17 -

Page 11: EDAモデルの運用ガイドライン - JEITA

������������� �������������© ����������20

=C�s EDA'() ��W=C�s EDA'() ��W

3Y�� $%& –=C�s EDA'()��W

LSI EDA'()=C�s EDA'() LSI EDA'()=C�s EDA'()

SÞ/'()~�Þ/ß_R�

úû��'()

High

Low

Output Buffer

Output

Behavior model?

IBIS'()

Spice'()

ëì���fg�� ��W

������������� �������������© ����������21

=C�s EDA'()*+,-./-0=C�s EDA'()*+,-./-0

1. SÞ/ß_R'() *+,-./-0m=C?SÈM��_�ù0Û567<� p�

m'()Ý+567<�Û'()��ñ-0�7 p�

mSÞ/ß_R'()Ý+� �ø{í_�ù0�Í~��XY�

2. úû��'() *+,-./-0múû��'()ÛSÞ/ß_RÛ 67~��n�m�ì� �<¡ ¢µ£á

,-. C¤h

L¥Þ/ß_R�úû��hÝ8¦EDA�ø{í_�ù0hqr§M

3Y�� $%& –=C�s EDA'()��W

20089�

- 18 -

Page 12: EDAモデルの運用ガイドライン - JEITA

������������� �������������© ����������22

MeasP-channel

Sim A Sim B Sim C Sim D��EDA¸_)/EDA'()K �� \ä����EDAEDA¸_)¸_)/EDA/EDA'()K �� \ä'()K �� \ä

3Y�� $%& –=C�s EDA'()��W

EDA¨EF

������������� �������������© ����������23

TDKMurata

CMKIbi-tech

EDA ModelsEDA ModelsFor For

Digital Consumer electronicsDigital Consumer electronics

DigitalElectronicsSupplier

EDA (internal/vendor)

Connectors

PCB

Semicon Passive Components

JAE

Cadence JapanApache

Cybernet SystemATE(Sigrity)

Fujitsu

PanasonicSonySharpCanon

ToshibaMitsubishi

NEC Electronics

ToshibaHitachi

멯ª«¬ ­®#/¯

3Y�� $%& – EDA��WG /¯

- 19 -

Page 13: EDAモデルの運用ガイドライン - JEITA

������������� �������������© ����������24

EETIME Japan Online200897°28±

<de+'()hJEITAjkBï

±®BP Tech-On!200897°24±

<IBIS'() st²³��>

3Y�� $%& –�� %&�\

������������� �������������© ����������25

IBIS'()st*+,-./-0 2009/3IBIS'()st��stde ´µBo¶á¦�EDA��WG¥K *+·¸¯æ¹15º »2009/3

: Ev¼��w%B �v

2009/4»½¾ ´µBw%h¿T

=C�sEDA'()*+,-./-0~Q�� 2009/3

À³²�”ECALSÁ”B EDA'()�� Ã%

UN�­EDA'()Data

Ä!ÅÍ�×Æ!Ç

���

ECALS

3Y�� $%& –ÈÉ ¿T

- 20 -