Upload
lashonda-payne
View
175
Download
1
Embed Size (px)
DESCRIPTION
IC Seri 7400
Citation preview
Logika transistor–transistor (TTL) adalah salah satu jenis sirkuit digital yang dibuat
dari transistor dwikutub (BJT) dan resistor. Ini disebut logika transistor-transistor karena
baik fungsi penggerbangan logika maupun fungsi penguatan dilakukan oleh transistor
(berbeda dengan RTL dan DTL). TTL menjadi IC yang banyak digunakan dalam berbagai
penggunaan, seperti komputer, kontrol industri, peralatan dan instrumentasi tes, dan lain-
lain. Gelar TTL kadang-kadang digunakan untuk menyebut taraf logika yang mirip dengan
TTL, bahkan yang tidak berhubungan dengan TTL, sebagai contohnya adalah sebagai etiket
pada masukan dan keluaran peranti elektronik.
Skema gerbang NAND TTL dua masukan yang disederhanakan
TTL berbeda dengan pendahulunya, generasi logika resistor–transistor (RTL)
dan logika diode–transistor (DTL) dengan menggunakan transistor tidak hanya untuk
penguatan keluaran tetapi juga untuk mengisolasi masukan. Pertemuan p-n
dari diode mempunyai kapasitansi yang cukup besar, jadi mengubah taraf logika pada
masukan DTL memerlukan waktu dan energi yang tidak sedikit. Seperti terlihat pada
skema kiri atas, konsep dasar dari TTL adalah mengisolasi masukan dengan menggunakan
sambungan basis-bersama, dan menguatkan fungsi dengan sambungan emitor-bersama.
Perhatikan bahwa basis dari transistor keluaran digerakan tinggi hanya oleh pertemuan
basis-kolektor dari transistor masukan yang dipanjar maju. Skema kedua menambahkan
keluaran tiang totem. Ketika Q2 mati (logika 1), resistor membuat Q3 hidup dan Q4 mati,
menghasilkan logika 1 yang lebih kuat di keluaran. Ketika Q2 hidup, ini mengaktifkan Q4,
menggerakan logika 0 ke keluaran. Dioda memaksa emitor dari Q3 ke ~0.7 V, sedangkan
R2, R4 dipilih untuk menarik basis ke tegangan yang lebih rendah, membuatnya mati.
Dengan menghilangkan resistor pull-up dan resistor pull-downpada tingkat keluaran,
memungkinkan kekuatan gerbang ditingkatkan tanpa memengaruhi konsumsi daya secara
signifikan.
TTL sangat sesuai dibuat sebagai sirkuit terpadu karena masukan sebuah gerbang
dapat disatukan kedalam sebuah daerah dasar untuk membentuk transistor multi emitor.
Karena peranti yang rumit mungkin menambah biaya sirkuit jika dibuat dari transistor
terpisah, tetapi dengan mengkombinasikan beberapa sirkuit kecil menjadi peranti yang
lebih rumit, sebaliknya ini mengurangi biaya implementasi pada IC. Seperti logika yang
menggunakan transistor dwikutub lainnya, arus kecil harus diambil dari masukan untuk
memastikan taraf logika yang benar. Arus yang diambil harus dalam kapasitas tingkat
sebelumnya, sehingga membatasi gerbang yang dapat disambungkan (fanout).
Semua TTL standar bekerja pada pencatu daya 5 volt. Isyarat masukan TTL
dikatakan rendah jika berada di antara A TTL 0 V dan 0.8 V dimana mewakili titik ground,
dan tinggi ketika berada di antara 2.2 V dan 5 V, mewakili titik catu[12] (taraf logika presisi
mungkin sedikit bervariasi di antara subtipe). Keluaran TTL biasanya terbatas pada batas
yang lebih sempit di antara 0 V dan 0.4 V untuk logika rendah dan di antara 2.6 V dan 5 V
untuk logika tinggi, memberikan ketahanan desah 0,4V. Standarisasi taraf logika TTL
sangat penting karena papan sirkuit yang rumit sering menggunakan IC TTL yang
diproduksi oleh berbagai pabrik dan dipilih berdasarkan kesiapan dan harga, kecocokan
harus meyakinkan, dua papan sirkuit dari jalur perakitan yang pada mungkin memiliki
campuran merk yang berbeda untuk posisi yang sama dalam papan. Dalam batas dapat
digunakan yang cukup luas, gerbang logika dapat dianggap sebagai peranti Boolean ideal
tanpa kekhawatiran akan batasan elektronik.
Peranti TTL mengonsumsi lebih banyak daya daripada peranti CMOS yang ekivalen
saat siaga, tetapi konsumsi daya tidak meningkat bersamaan dengan peningkatan
kecepatan clock secepat peranti CMOS. Dibandingkan dengan sirkuit ECL, TTL
menggunakan lebih sedikit daya dan mempunyai aturan desain yang lebih sederhana,
tetapi juga lebih lambat. Pendesain dapat mengkombinasikan ECL dan TTL dalam sistem
yang sama untuk mendapatkan performansi dan penghematan yang lebih baik, tetapi
peranti penggeser-taraf dibutuhkan di antara dua keluarga logika. TTL kurang sensitif
terhadap kerusakan karena pembuangan elektrostatik daripada peranti CMOS awal.
Karena struktur keluaran dari peranti TTL yang taksimetrik, impedansi keluaran antara
keadaan tinggi dan rendah tidak simetris, membuatnya tidak cocok untuk menggerakan
kawat transmisi. Kekurangan ini biasanya dapat diatasi dengan menyangga keluaran
dengan peranti penggerak-saluran khusus untuk isyarat yang harus dikirim melalui kabel
panjang.
Sistem TTL biasanya memiliki kondensator untuk setiap satu atau dua kemasan,
jadi pulsa arus yang disebabkan oleh dalah satu tidak mengakibatkan perubahan tegangan
catu. Beberapa produsen sekarang menyuplai logika CMOS ekivalen dengan taraf
masukan dan keluaran yang kompatibel, biasanya nomor peranti mirip dengan komponen
sejenis.
IC Seri 7400 digunakan untuk mengimplementasikan rangkaian logika sederhana.
Terdiri dari beberapa gerbang logika yang mewakili fungsi logika tertentu gerbang logika
dasar, flip-flop dan counter, bus transceiver, ALU. Tiap gerbang (atau gabungan gerbang)
diimplementasikan sebagai rangkaian terintegrasi dalam 1 kemasan (IC, integrated
circuit). Disebut komponen IC seri 7400. Disebut juga IC TTL (Transistor-Transistor Logic)
karena tersusun atas rangkaian logika menggunakan
Transistor. Dikenal sebagai IC seri 7400 karena nomor komponen
diawali dengan 74. Umumnya dipaket dalam dual-inline package/DIP. Koneksi eksternal
dari chip disebut pin atau lead.Dua pin menghubungkan VDD dan GND ke sumber daya
untuk chip.
Berikut merupakan beberapa contoh IC dari rangkaian logika TTL:
7404 - Hex Inverter
Pin Layout Features
Output Drive Capability - 10 LSTTL LoadsOutputs Directly Interface to CMOS, NMOS and TTLLarge Operating Voltage RangeLow Input CurrentHigh Noise Immunity
Pin Description
Pin Number Description
1 A Input Gate 1
2 Y Output Gate 1
3 A Input Gate 2
4 Y Output Gate 2
5 A Input Gate 3
6 Y Output Gate 3
7 Ground
8 Y Output Gate 4
9 A Input Gate 4
10 Y Output Gate 5
Dimension Drawing
11 A Input Gate 5
12 Y Output Gate 6
13 A Input Gate 6
14 Positive Supply
7408 - Quad 2-Input AND Gate
Pin Layout Features
Output Drive Capability - 10 LSTTL LoadsOutputs Directly Interface to CMOS, NMOS and TTLLarge Operating Voltage RangeLow Input CurrentHigh Noise Immunity
Pin Description
Pin Number Description
1 A Input Gate 1
2 B Input Gate 1
3 Y Output Gate 1
4 A Input Gate 2
5 B Input Gate 2
6 Y Output Gate 2
7 Ground
8 Y Output Gate 3
9 B Input Gate 3
10 A Input Gate 3
11 Y Output Gate 4
12 B Input Gate 4
13 A Input Gate 4
14 Positive Supply
7432 -
Quad 2-Input OR Gate
Pin Layout Features
Output Drive Capability - 10 LSTTL LoadsOutputs Directly Interface to CMOS, NMOS and TTLLarge Operating Voltage RangeLow Input CurrentHigh Noise Immunity
Dimension Drawing
Pin Description
Pin Number Description
1 A Input Gate 1
2 B Input Gate 1
3 Y Output Gate 1
4 A Input Gate 2
5 B Input Gate 2
6 Y Output Gate 2
7 Ground
8 Y Output Gate 3
9 A Input Gate 3
10 B Input Gate 3
11 Y Output Gate 4
12 A Input Gate 4
13 B Input Gate 4
14 Positive Supply
7411 - Triple 3-Input AND Gate
Pin Layout Features
Output Drive Capability - 10 LSTTL LoadsOutputs Directly Interface to CMOS, NMOS and TTLLarge Operating Voltage RangeLow Input CurrentHigh Noise Immunity
Pin Description
Pin Number Description
1 A Input Gate 1
2 B Input Gate 1
3 A Input Gate 2
4 B Input Gate 2
5 C Input Gate 2
6 Y Output Gate 2
7 Ground
8 Y Output Gate 3
9 A Input Gate 3
10 B Input Gate 3
11 C Input Gate 3
12 Y Output Gate 1
13 C Input Gate 1
14 Positive Supply
Dimension Drawing
7432 - Quad 2-Input OR Gate
Pin Layout Features
Output Drive Capability - 10 LSTTL LoadsOutputs Directly Interface to CMOS, NMOS and TTLLarge Operating Voltage RangeLow Input CurrentHigh Noise Immunity
Pin Description
Pin Number Description
1 A Input Gate 1
2 B Input Gate 1
3 Y Output Gate 1
4 A Input Gate 2
5 B Input Gate 2
6 Y Output Gate 2
7 Ground
8 Y Output Gate 3
9 A Input Gate 3
10 B Input Gate 3
11 Y Output Gate 4
12 A Input Gate 4
13 B Input Gate 4
14 Positive Supply
Dimension Drawing
7400 - Quad 2-Input NAND Gate
Pin Layout Features
Output Drive Capability - 10 LSTTL LoadsOutputs Directly Interface to CMOS, NMOS and TTLLarge Operating Voltage RangeLow Input CurrentHigh Noise Immunity
Pin Description
Pin Number Description
1 A Input Gate 1
2 B Input Gate 1
3 Y Output Gate 1
4 A Input Gate 2
5 B Input Gate 2
6 Y Output Gate 2
7 Ground
8 Y Output Gate 3
9 B Input Gate 3
10 A Input Gate 3
11 Y Output Gate 4
12 B Input Gate 4
Dimension Drawing
13 A Input Gate 4
14 Positive Supply
7402 - Quad 2-Input NOR Gate
Pin Layout Features
Output Drive Capability - 10 LSTTL LoadsOutputs Directly Interface to CMOS, NMOS and TTLLarge Operating Voltage RangeLow Input CurrentHigh Noise Immunity
Pin Description
Pin Number Description
1 Y Output Gate 1
2 A Input Gate 1
3 B Input Gate 1
4 Y Output Gate 2
5 A Input Gate 2
6 B Input Gate 2
7 Ground
8 A Input Gate 3
9 B Input Gate 3
10 Y Output Gate 3
11 A Input Gate 4
12 B Input Gate 4
13 Y Output Gate 4
14 Positive Supply
Dimension Drawing
Tugas
ELEKTRONIKA DIGITAL
REZA MANDALA PUTRA
D41111283
TEKNIK ENERGI LISTRIK
JURUSAN ELEKTRO
FAKULTAS TEKNIK
UNIVERSITAS HASANUDDIN
2013