16
LT1057/LT1058 1 10578fd 標準的応用例 特長 n 14/μS スルーレート: 10V/μS 最小 n 5MHz の利得帯域幅積 n 高速セトリング時間: 1.3μS 0.02% n 150μV のオフセット電圧(LT1057): 450μV 最大 n 180μV のオフセット電圧(LT1058): 600μV 最大 n 2μV/°C VOS のドリフト: 7μV/°C 最大 n 70°C での50pA のバイアス電流 n 低電圧ノイズ: 13nV/ Hz@1kHz 26nV/ Hz@10Hz アプリケーション n 高精度、高速計測 n 高速、高精度サンプル & ホールド n 対数アンプ n D/A 出力アンプ n フォトダイオード・アンプ n 電圧-周波数コンバータ n 周波数-電圧コンバータ 概要 LT ® 1057 は、マッチングされたJFET 入力のデュアル・オペアン プで、高精度仕様と高速性能を兼ね備えており、業界標準の 8ピン・パッケージで供給されます。広く用いられているポピュ ラーなあらゆるバイポーラおよび JFET 入力のデュアル・オペア ンプに取って代わります。特にLT1057 LF412A および OP- 215JFET 入力デュアル・オペアンプを使用したシステムの性能 をグレードアップします。 LT1058 は標準 14ピン構成の最もオフセットが低いクワッド JFET 入力オペアンプです。現在入力可能なJFET 入力ク ワッド・ オペアンプと比較して、大幅に精度を向上させます。 4 個のシングル高精度 JFET 入力のオペアンプを置き換え、同 時にボード・スペース、消費電力、およびコストを節減すること ができます。 LT1057LT1058 は両方とも、プラスチックDIPSOP の標準 パッケージで供給されます。 LLTLTC およびLTMはリニアテクノロジー社の登録商標です。その他すべての商標の所 有権は、それぞれの所有者に帰属します。 デュアルおよびクワッド、 JFET 入力、高精度、高速オペアンプ 電流出力、高速、高入力インピーダンスの計装アンプ オフセット電圧の分布 (全パッケージ、 LT1057 および LT1058+ + + + 6.8k 7.5k R X 7.5k 1/4 LT1058 1/4 LT1058 1/4 LT1058 1/4 LT1058 1 3 2 V2 I OUT I OUT = 2(V1 – V2) R X V1 *GAIN ADJUST **COMMON MODE REJECTION ADJUST BANDWIDTH 2MHz 6 5 7 10 14 13 12 9 8 4.7k 500Ω* 1k** 4.7k 7.5k 9.1k 10578 TA01 INPUT OFFSET VOLTAGE (mV) –1.0 PERCENT OF UNITS 15 20 25 0.6 10578 TA01b 10 5 0 –0.6 –0.2 0 0.2 1.0 V S = ±15V T A = 25°C LT1057: 610 OP AMPS LT1058: 520 OP AMPS 1130 OP AMPS TESTED

LT1057/LT1058 - Analog Devices...VOS Input Offset Voltage LT1057 LT1058 0.3 0.35 2 2.5 mV lOS Input Offset Current Fully Warmed Up 5 50 pA lB Input Bias Current Fully Warmed Up ±10

  • Upload
    others

  • View
    4

  • Download
    0

Embed Size (px)

Citation preview

Page 1: LT1057/LT1058 - Analog Devices...VOS Input Offset Voltage LT1057 LT1058 0.3 0.35 2 2.5 mV lOS Input Offset Current Fully Warmed Up 5 50 pA lB Input Bias Current Fully Warmed Up ±10

LT1057/LT1058

110578fd

標準的応用例

特長n 14/μSスルーレート:10V/μS最小n 5MHzの利得帯域幅積n 高速セトリング時間:1.3μSで0.02%n 150μVのオフセット電圧(LT1057):450μV最大n 180μVのオフセット電圧(LT1058):600μV最大n 2μV/°CのVOSのドリフト:7μV/°C最大n 70°Cでの50pAのバイアス電流n 低電圧ノイズ: 13nV/√Hz@1kHz 26nV/√Hz@10Hz

アプリケーションn 高精度、高速計測n 高速、高精度サンプル&ホールドn 対数アンプn D/A出力アンプn フォトダイオード・アンプn 電圧-周波数コンバータn 周波数-電圧コンバータ

概要LT®1057は、マッチングされたJFET入力のデュアル・オペアンプで、高精度仕様と高速性能を兼ね備えており、業界標準の8ピン・パッケージで供給されます。広く用いられているポピュラーなあらゆるバイポーラおよびJFET入力のデュアル・オペアンプに取って代わります。特にLT1057はLF412AおよびOP-

215JFET入力デュアル・オペアンプを使用したシステムの性能をグレードアップします。

LT1058は標準14ピン構成の最もオフセットが低いクワッドのJFET入力オペアンプです。現在入力可能なJFET入力クワッド・オペアンプと比較して、大幅に精度を向上させます。4

個のシングル高精度 JFET入力のオペアンプを置き換え、同時にボード・スペース、消費電力、およびコストを節減することができます。

LT1057とLT1058は両方とも、プラスチックDIP、SOPの標準パッケージで供給されます。L、LT、LTCおよびLTMはリニアテクノロジー社の登録商標です。その他すべての商標の所有権は、それぞれの所有者に帰属します。

デュアルおよびクワッド、 JFET入力、高精度、高速オペアンプ

電流出力、高速、高入力インピーダンスの計装アンプ オフセット電圧の分布(全パッケージ、LT1057およびLT1058)

+

+

+

+

6.8k7.5k

RX

7.5k1/4LT1058

1/4LT1058

1/4LT1058

1/4LT1058

1

3

2

V2

IOUT

IOUT = 2(V1 – V2)

RX

V1

*GAIN ADJUST**COMMON MODE REJECTION ADJUST BANDWIDTH ≈ 2MHz

6

5

7

10

14

13

12

9

8

4.7k

500Ω*

1k**

4.7k 7.5k

9.1k

10578 TA01

INPUT OFFSET VOLTAGE (mV)–1.0

PERC

ENT

OF U

NITS

15

20

25

0.6

10578 TA01b

10

5

0–0.6 –0.2 0 0.2 1.0

VS = ±15VTA = 25°C

LT1057: 610 OP AMPSLT1058: 520 OP AMPS 1130 OP AMPS TESTED

Page 2: LT1057/LT1058 - Analog Devices...VOS Input Offset Voltage LT1057 LT1058 0.3 0.35 2 2.5 mV lOS Input Offset Current Fully Warmed Up 5 50 pA lB Input Bias Current Fully Warmed Up ±10

LT1057/LT1058

210578fd

絶対最大定格電源電圧........................................................................... ±20V差動入力電圧 ................................................................... ±40V入力電圧 ........................................................................... ±20V出力短絡時間 ................................................................ 無期限保存温度範囲.................................................... –65°C~150°Cリード温度(半田付け、10秒) ..........................................300°C

(Note 1)

パッケージ/発注情報

動作温度範囲 LT1057AM/LT1057M/ LT1058AM/LT1058M(廃品) ......................... –55°C~125°C LT1057AC/LT1057C/LT1057S LT1058AC/LT1058C/LT1058S .............................. 0°C~70°C LT1057I/LT1058I .......................................–40°C ≤ TA ≤ 85°C

TOP VIEW

H PACKAGE 8-LEAD METAL CAN

OUTPUT B

V+

OUTPUT A

–IN A –IN B

+IN B+IN A

V– (CASE)

87

6

53

2

1

4

A+– + –

B

TOP VIEW

TJMAX = 125°C, θJA = 130°C/W

LT1057AMHLT1057MHLT1057ACHLT1057CH

ORDER PARTNUMBER

LT1057ACN8LT1057CN8

LT1058ACNLT1058CN

1

2

3

4

5

6

7

14

13

12

11

10

9

8

OUTPUT A

–IN A

+IN A

V+

+IN B

–IN B

OUTPUT B

OUTPUT D

–IN D

+IN D

V–

+IN C

–IN C

OUTPUT C

+–A +

–DA D

+–

+–B C

10571057I

S8 PART MARKING

LT1057S8LT1057IS8

ORDER PARTNUMBER

ORDER PARTNUMBER

ORDER PARTNUMBER TOP VIEW

N8 PACKAGE 8-LEAD PDIP

1

2

3

4

8

7

6

5

OUTPUT

–IN A

+IN A

V–

V+

OUTPUT B

– IN B

+ IN B

+–A

+–B

TJMAX = 125°C, θJA = 130°C/WN14 PACKAGE 14-LEAD PDIP

1

2

3

4

8

7

6

5

TOP VIEW

+IN A

V–

+IN B

–IN B

–IN A

OUT A

V+

OUT B

S8 PACKAGE8-LEAD PLASTIC SO

Please note that the LT1057S8/LT1057IS8 standard surface mount pin-out differs from that of the LT1057 standard CERDIP/PDIP packages.

TJMAX = 150°C, θJA = 200°C/W

LT1058AMJLT1058MJLT1058ACJLT1058CJ

J14 PACKAGE 14-LEAD CERDIPTJMAX = 150°C, θJA = 100°C/W

J8 PACKAGE 8-LEAD CERDIPTJMAX = 150°C, θJA = 100°C/W

LT1057ACJ8LT1057CJ8LT1057AMJ8LT1057MJ8

1

2

3

4

5

6

7

8

TOP VIEW

SW PACKAGE16-LEAD PLASTIC (WIDE) SO

16

15

14

13

12

11

10

9

NC

NC

OUT A

–IN A

+IN A

V–

NC

NC

NC

NC

V+

OUT B

–IN B

+IN B

NC

NC

LT1058SWLT1058ISW

ORDER PARTNUMBER

ORDER PARTNUMBER

1

2

3

4

5

6

7

8

TOP VIEW

SW PACKAGE16-LEAD PLASTIC (WIDE) SO

16

15

14

13

12

11

10

9

OUT A

–IN A

+IN A

V+

+IN B

–IN B

OUT B

NC

OUT D

–IN D

+IN D

V–

+IN C

–IN C

OUT C

NC

LT1057SWLT1057ISW

TJMAX = 150°C, θJA = 90°C/W TJMAX =150°C, θJA =90°C/W

+–A +

–DA D

+–

+–B C

+–A

+–B

発注情報 テープアンドリール :Add #TR 鉛フリー仕様 :Add #PBF 鉛フリー仕様テープアンドリール :Add #TRPBF 鉛フリー仕様製品マーキング : http://www.linear-tech.co.jp/leadfree/

より広い動作温度範囲で規定されるデバイスについては、弊社へお問い合わせください。

Page 3: LT1057/LT1058 - Analog Devices...VOS Input Offset Voltage LT1057 LT1058 0.3 0.35 2 2.5 mV lOS Input Offset Current Fully Warmed Up 5 50 pA lB Input Bias Current Fully Warmed Up ±10

LT1057/LT1058

310578fd

電気的特性 注記がない限り、VS=±15V、TA=25°C、VCM=0V。(Note 2)

SYMBOL PARAMETER CONDITIONS

LT1057AM/LT1058AM LT1057AC/LT1058AC

LT1057M/LT1058M LT1057C/LT1058C

UNITSMIN TYP MAX MIN TYP MAX

VOS Input Offset Voltage LT1057 LT1057 (S8 Package) LT1058

150

180

450

600

200 220 250

800 1200 1000

μV μV μV

lOS Input Offset Current Fully Warmed Up 3 40 4 50 pA

lB Input Bias Current Fully Warmed Up ±5 ±50 ±7 ±75 pA

Input Resistance Differential Common Mode VCM = –11V to 8V Common Mode VCM = 8V to 11V

1012

1012

1011

1012

1012

1011

Ω Ω Ω

Input Capacitance 4 4 pF

en Input Noise Voltage 0.1Hz to 10Hz LT1057 LT1058

2.0 2.4

2.1 2.5

µVP-P µVP-P

en Input Noise Voltage Density fO = 10Hz fO = 1kHz (Note 3)

26 13

22

28 14

24

nV/√Hz nV/√Hz

in Input Noise Current Density fO = 10Hz, 1kHz (Note 4) 1.5 4 1.8 6 fA/√Hz

AVOL Large-Signal Voltage Gain VO = ±10V, RL = 2k VO = ±10V, RL = 1k

150 120

350 250

100 80

300 220

V/mV V/mV

Input Voltage Range ±10.5 14.3 –11.5

±10.5 14.3 –11.5

V V

CMRR Common Mode Rejection Ratio , LT1057 LT1058

86 84

100 98

82 80

98 96

dB dB

PSRR Power Supply Rejection Ratio VS = ±10V to ±18V 88 103 86 102 dB

VOUT Output Voltage Swing RL = 2k ±12 ±13 ±12 ±13 V

SR Slew Rate 10 14 8 13 V/µs

GBW Gain-Bandwidth Product f = 1MHz (Note 6) 3.5 5 3 5 MHz

IS Supply Current Per Amplifier 1.6 2.5 1.7 2.8 mA

Channel Separation DC to 5kHz, VIN = ±10V 132 130 dB

SYMBOL PARAMETER CONDITIONS MIN TYP MAX UNITSVOS Input Offset Voltage LT1057

LT10580.3 0.35

2 2.5

mV

lOS Input Offset Current Fully Warmed Up 5 50 pA

lB Input Bias Current Fully Warmed Up ±10 ±100 pA

Input Resistance –Differential –Common Mode

VCM = –11V to 8V VCM = 8V to 11V

0.4 0.4 0.05

Input Capacitance 4 pF

en Input Noise Voltage 0.1Hz to 10Hz LT1057 LT1058

2.1 2.5

µVP-P

en Input Noise Voltage Density fO = 10Hz fO = 1kHz

26 13

nV/√Hz

(LT1057/LT1058 SWパッケージのみ)、注記がない限り、VS=±15V、TA=25°C、VCM=0V。

Page 4: LT1057/LT1058 - Analog Devices...VOS Input Offset Voltage LT1057 LT1058 0.3 0.35 2 2.5 mV lOS Input Offset Current Fully Warmed Up 5 50 pA lB Input Bias Current Fully Warmed Up ±10

LT1057/LT1058

410578fd

電気的特性 (LT1057/LT1058 SWパッケージのみ)、注記がない限り、VS=±15V、TA=25°C、VCM=0V。

lは、0°C ≤ TA ≤ 70°Cまたは–40°C ≤ TA ≤ 85°C(LT1057IS8)の温度範囲での規格値を意味する。それ以外はTA=25°Cでの値。 注記がない限りVS=±15V、VCM=0V。

SYMBOL PARAMETER CONDITIONS

LT1057AC LT1058AC

LT1057C LT1058C

UNITSMIN TYP MAX MIN TYP MAX

VOS Input Offset Voltage LT1057 LT1057IS8 LT1057S8 LT1058

l

l

l

l

250

300

800

1200

330 500 400 400

1400 2300 1900 1800

μV μV μV μV

Average Temperature Coefficient of Input (Offset Voltage)

LT1057 H/J8 Package N8 Package LT1057S8 (Note 5) LT1057IS8 (Note 5) LT1058 J Package (Note 5) N Package (Note 5)

l

l

l

l

l

l

1.8 3

2.5 4

7 10

10 15

2.3 4 4

4.5 3 5

12 16 16 16 15 22

μV/°C μV/°C μV/°C μV/°C μV/°C μV/°C

IOS lnput Offset Current Warmed Up, TA = 70°C LT1057IS8

l

18 150 20 35

250 600

pA

IB Input Bias Current Warmed Up, TA = 70°C LT1057IS8

l

±50 ±250 ±60 ±100

±350 ±900

pA

AVOL Large-Signal Voltage Gain VO = ±10V, RL = 2k l 70 220 50 200 V/mV

CMRR Common Mode Rejection Ratio VCM = ±10.4V l 85 98 80 96 dB

PSRR Power Supply Rejection Ratio VS = ±10V to ±18V l 87 102 84 100 dB

VOUT Output Voltage Swing RL = 2k l ±12 ±12.8 ±12 ±12.8 V

IS Supply Current Per Amplifier TA = 70°C

l 14

2.8 1.5

3.2 mA mA

SYMBOL PARAMETER CONDITIONS MIN TYP MAX UNITSin Input Noise Current Density fO = 10Hz, 1kHz 1.8 fA/√Hz

AVOL Large-Signal Voltage Gain VO = ±10V RL = 2k RL = 1k

100 50

300 220

V/mV

Input Voltage Range ±10.5 14.3 –11.5

V

CMRR Common Mode Rejection Ratio VCM = ±15V LT1057 LT1058

82 80

98 98

dB

PSRR Power Supply Rejection Ratio VS = ±10V to ±18V 86 102 dB

VOUT Output Voltage Swing RL = 2k ±12 ±13 V

SR Slew Rate 8 13 V/µs

GBW Gain-Bandwidth Product f = 1MHz (Note 6) 3 5 MHz

IS Supply Current Per Amplifier 1.7 2.8 mA

Channel Separation DC to 5kHz, VIN = ±10V 130 dB

Page 5: LT1057/LT1058 - Analog Devices...VOS Input Offset Voltage LT1057 LT1058 0.3 0.35 2 2.5 mV lOS Input Offset Current Fully Warmed Up 5 50 pA lB Input Bias Current Fully Warmed Up ±10

LT1057/LT1058

510578fd

Note 1:絶対最大定格に記載された値を超えるストレスはデバイスに永続的損傷を与える可能性がある。また、長期にわたって絶対最大定格条件に曝すと、デバイスの信頼性と寿命に悪影響を与える恐れがある。Note 2:パラメータの標準値(TYP)は、個々のアンプのパラメータ分布で60%の歩留まりが得られる値として定義される。つまり、100個のLT1058では標準的に240(100個のLT1057では120)のオペアンプが、表示の規定値よりも良好な値を示す。Note 3:このパラメータについては、サンプル・テストのみが行われる。

lは、–55°C ≤ TA ≤ 125°Cの温度範囲での規格値を意味する。注記がない限り、VS=±15V、VCM=0V。

SYMBOL PARAMETER CONDITIONS

LT1057AM LT1058AM

LT1057M LT1058M

UNITSMIN TYP MAX MIN TYP MAX

VOS Input Offset Voltage LT1057 LT1058

l

l

300 380

1100 1600

400 550

2000 2500

μV μV

Average Temperature Coefficient of Input Offset Voltage

LT1057 LT1058 (Note 5)

l

l

2.0 2.5

7 10

2.5 3

12 15

μV/°C μV/°C

IOS lnput Offset Current Warmed Up, TA = 125°C 0.15 2 0.2 3 nA

IB Input Bias Current Warmed Up, TA = 125°C ±0.6 ±4.5 ±0.7 ±6 nA

AVOL Large-Signal Voltage Gain VO = ±10V, RL = 2k l 40 120 30 110 V/mV

CMRR Common Mode Rejection Ratio VCM = ±10.4V l 84 97 80 95 dB

PSRR Power Supply Rejection Ratio VS = ±10V to ±17V l 86 100 83 98 dB

VOUT Output Voltage Swing RL = 2k l ±12 ±12.7 ±12 ±12.6 V

IS Supply Current Per Amplifier TA = 125°C 1.25 1.9 1.3 2.2 mA

電気的特性

SYMBOL PARAMETER CONDITIONS MIN TYP MAX UNITSVOS Input Offset Voltage LT1057

LT1058S LT1058IS

l

l

l

0.5 0.6 0.7

2.5 3.0 4.0

mV

Average Temperature Coefficient of Input Offset Voltage

l 5 µV/°C

lOS Input Offset Current Warmed Up, TA = 70°C Warmed Up, TA = 85°C

20 35

250 400

pA

lB Input Bias Current Warmed Up, TA = 70°C Warmed Up, TA = 85°C

±60 ±100

±400 ±700

pA

AVOL Large-Signal Voltage Gain VO = ±10V, RL = 2k LT1057 LT1058

l

l

50 40

200 200

mV

CMRR Common Mode Rejection Ratio VCM = ±10.5V LT1057 LT1058

l

l

80 78

96 96

dB

PSRR Power Supply Rejection Ratio VS = ±10V to ±18V LT1057 LT1058

l

l

84 82

100 100

dB

VOUT Output Voltage Swing RL = 2k l ±12 ±12.8 V

(LT1057/LT1058 SWパッケージのみ)。lは、注記がない限り、VS=±15V、VCM=0V、0°C ≤ TA ≤ 70°C(LT1057SW、LT1058SWの場合)または–40°C ≤ TA ≤ 85°C(LT1057ISW、LT1058ISWの場合)の温度範囲での規格値を意味する。

Note 4:電流ノイズは、次の式で計算される。 in = (2qlb)1/2

ここで、q=1.6 • 10–19クーロン。最大1Gのソース抵抗のノイズが電流ノイズの寄与を支配する。Note 5:このパラメータに対しては全数テストは実施されない。Note 6:利得帯域幅積はテストされない。利得帯域幅積は設計により、およびスルーレート測定からの推論によって保証されている。

Page 6: LT1057/LT1058 - Analog Devices...VOS Input Offset Voltage LT1057 LT1058 0.3 0.35 2 2.5 mV lOS Input Offset Current Fully Warmed Up 5 50 pA lB Input Bias Current Fully Warmed Up ±10

LT1057/LT1058

610578fd

標準的性能特性

入力バイアスおよび オフセット電流と温度

同相電圧範囲における入力バイアス電流

ウォームアップ・ドリフト

オフセット電圧ドリフトの 温度による分布 (HおよびJパッケージ)

オフセット電圧ドリフトの 温度による分布 (プラスチックNパッケージ)

代表的ユニットの長期ドリフト

電圧ノイズと周波数

0.1Hz~10Hzでのノイズ

電圧利得と温度

AMBIENT TEMPERATURE (°C)0

INPU

T BI

AS A

ND O

FFSE

T CU

RREN

T (p

A)

100

300

1000

100

10578 G01

30

10

325 50 75 125

VS = ±15VVCM = 0VWARMED UP

BIAS CURRENT

OFFSET CURRENT

COMMON MODE INPUT VOLTAGE (V)–15

–0.2

INPU

T BI

AS C

URRE

NT, T

A =

125°

C (n

A)INPUT BIAS CURRENT, TA = 25°C TO 70°C (pA)

0

0.4

0.6

0.8

5

1.6

10578 G02

0.2

–5–10 100 15

1.0

1.2

1.4

–20

0

40

60

80

160

20

100

120

140VS = ±15V

TA = 125°C

TA = 25°C

TA = 70°C

TIME AFTER POWER ON (MINUTES)0

CHAN

GE IN

OFF

SET

VOLT

AGE

(µV)

60

80

100

4

10578 G03

40

20

01 2 3 5

VS = ± 15VTA = 25°C

LT1058 N PACKAGE

LT1057 N, LT1058 J PACKAGE

LT1057 H PACKAGE

LT1057 J PACKAGE

OFFSET VOLTAGE DRIFT WITH TEMPERATURE (µV/°C)–12

0

NUM

BER

OF U

NITS

20

40

60

80

–6 0 6 12

10578 G04

100

120

–9 –3 3 9

124

32

70

96

112

52

VS = ±15V LT1057H: 102 OP AMPSLT1057J: 130 OP AMPSLT1058J: 136 OP AMPS 368 OP AMPS

2416

4

OFFSET VOLTAGE DRIFT WITH TEMPERATURE (µV/°C)–12

0

NUM

BER

OF U

NITS

20

40

60

80

–6 0 6 12

10578 G05

100

120

–9 –3 3 9

311

31

6570

22

4

VS = ±15V LT1057N: 180 OP AMPSLT1058N: 176 OP AMPS 356 OP AMPS

27

9

60

44

5

1 UNIT EACH AT–19, –16, –1314, 16µV/°C

TIME (MONTHS)0

OFFS

ET V

OLTA

GE C

HANG

E (µ

V)10

30

50

4

10578 G06

–10

–30

0

20

40

–20

–40

–501 2 3 5

VS = ±15VTA = 25°C

FREQUENCY (Hz) 3 10 30 100 300 1000 3000 10000

10

RM

S VO

LTAG

E NO

ISE

DENS

ITY

(nV/

√Hz)

30

20

1000

70

50

10578 G07

1/f CORNER = 28Hz

VS = ±15VTA = 25°C

TIME (SECONDS)0

NOIS

E VO

LTAG

E (1

µV/D

IV)

8

10578 G08

2 4 6 10

VS = ±15VTA = 25°C

TEMPERATURE (°C)–25

10

100

30

1000

300

25 75

10578 G09

VOLT

AGE

GAIN

(V/m

V)

–75 125

VS = ±15VV0 = ±10VRL = 2k

RL = 1k

Page 7: LT1057/LT1058 - Analog Devices...VOS Input Offset Voltage LT1057 LT1058 0.3 0.35 2 2.5 mV lOS Input Offset Current Fully Warmed Up 5 50 pA lB Input Bias Current Fully Warmed Up ±10

LT1057/LT1058

710578fd

標準的性能特性

大信号応答

スルーレート、利得帯域幅積と 温度

無歪み出力振幅と周波数

小信号応答

利得、位相シフトと周波数

容量性負荷の処理

セトリング時間

チャネル・セパレーションと周波数

出力インピーダンスと周波数

0.5µs/DIV

5V/D

IV

10578 G10

AV = +1CL = 100pF

TEMPERATURE (°C)–50

SLEW

RAT

E (V

/µs)

GAIN BANDWIDTH PRODUCT (M

Hz)

20

30

25 75

10578 G11

10

6

10

2

4

8

–25 0 50 100 1250

VS = ±15V

SLEW FALL

GBW

SLEW RISE

FREQUENCY (Hz)100k0

PEAK

-TO-

PEAK

OUT

PUT

SWIN

G (V

)

6

24

1M 10M

10578 G12

30

12

18

VS = ±15VTA = 25°C

0.2µs/DIV

20m

V/DI

V

10578 G13

AV = +1CL = 100pF

FREQUENCY (Hz)1

GAIN

(dB)

60

100

100M

10578 G14

20

–20100 10k 1M10 1k 100k 10M

140

140

120

160

180

100

40

80

0

120

PHASE MARGIN = 58°

VS = ±15VTA = 25°CCL = 10pF

GAIN PHASE

PHASE SHIFT (DEGREES)

CAPACITIVE LOAD (pF)10

40

OVER

SHOO

T (%

)

60

80

100 1000 10000

10578 G15

20

30

50

70

10

0

VS = ±15VTA = 25°C

AV = +1

AV = –1

AV = 10

SETTLING TIME (µs)0

OUTP

UT V

OLTA

GE S

WIN

G FR

OM 0

V (V

)

0

10578 G16

–5

–101 2

510mV

10mV

0.5mV

0.5mV

10

3

FROM LEFT TO RIGHT:SETTLING TIME TO 10mV, 5mV, 2mV,1mV, 0.5mV

VS = ±15VTA = 25°C

FREQUENCY (Hz)1

60

CHAN

NEL

SEPA

RATI

ON (d

B)

80

100

120

140

160

10 100 1k 10k

10578 G17

100k 1M

VS = ±15VTA = 25°CVIN = 20VP-P TO 5kHzRL = 2k

RS = 1kLIMITED BYPIN-TO-PIN

CAPACITANCE

RS = 10ΩLIMITED BYTHERMALINTERACTIONAT DC = 132dB

FREQUENCY (Hz)1k

0.1

OUTP

UT IM

PEDA

NCE

(Ω)

1

10

100

10k 100k 10M

10578 G18

VS = ±15VTA = 25°C

AV = 100

AV = 10

AV = 1

Page 8: LT1057/LT1058 - Analog Devices...VOS Input Offset Voltage LT1057 LT1058 0.3 0.35 2 2.5 mV lOS Input Offset Current Fully Warmed Up 5 50 pA lB Input Bias Current Fully Warmed Up ±10

LT1057/LT1058

810578fd

標準的性能特性

同相除去比(CMRR)と周波数

同相電圧範囲と温度

同相除去比(CMRR)および 電源除去比(PSRR)と温度

電源除去比(PSRR)と周波数

電源電流と温度

短絡電流と時間 (1つの出力をグランドに短絡)

LT1057は、LF353、LF412、LF442、TL072、TL082、およびOP-215のソケットに直接挿入できます。LT1058は、LF347、LF444、TL074、およびTL084ソケットに挿入できます。もちろん、すべての標準のバイポーラ・オペアンプ(デュアル /クワッド)も、これらのデバイスで置き換えることができます。

高速動作オペアンプの帰還回路が抵抗性(RF)である場合は、RF、ソースの抵抗と容量(RS、CS)、およびアンプの入力容量(CIN ≈ 4pF)によってポールが形成されます。閉ループの低利得構成で、RSとRFがKΩレンジの場合、このポールによって過剰な位相

アプリケーション情報シフトが発生することがあり、更に発振する可能性もあります。小容量のコンデンサ(CF)をRFと並列に接続することにより、この問題は解消されます。RS(CS+CIN)=RFCFとすることにより、帰還ポールの影響は完全に除去されます。

OUTPUT

+

CIN

RF

RS

CF

CS

10578 F01

FREQUENCY (Hz)10

0

CMRR

(dB)

20

40

60

80

120

100 1k 10k 100k

10578 G19

1M 10M

100

VS = ±15VTA = 25°C

TEMPERATURE (°C)–50

–15

COM

MON

MOD

E RA

NGE

(V)

–14

–12

–11

±10

15

12

0 50

10578 G20

–13

13

14

11

100

VS = ±15V

TEMPERATURE (°C)

CMRR

, PSR

R (d

B) 110

120

25 75

10578 G21

100

–25 125

PSRR

CMRR

90

VS = ±10V TO ±17V FOR PSRRVS = ±15V, VCM = ±10.5V FOR CMRR

FREQUENCY (Hz)10

140

120

100

80

60

40

20

010k 1M

10578 G22

100 1k 100k 10M

POW

ER S

UPPL

Y RE

JECT

ION

RATI

O (d

B) TA = 25°C

POSITIVESUPPLY

NEGATIVESUPPLY

TEMPERATURE (°C)–50

SUPP

LY C

URRE

NT P

ER A

MPL

IFIE

R (m

A)

2

3

25 75

10578 G23

1

–25 0 50 100 1250

VS = ±15V

VS = ±10V

TIME FROM OUTPUT SHORT TO GROUND (MINUTES)0

–50

SHOR

T-CI

RCUI

T CU

RREN

T (m

A)

–40

–20

–10

0

50

20

1 2

10578 G24

–30

30

40

10

3

TA = –55°C

TA = 25°C

TA = 125°C

TA = 125°C

TA = 25°C

TA = –55°C

VS = ±15V

Page 9: LT1057/LT1058 - Analog Devices...VOS Input Offset Voltage LT1057 LT1058 0.3 0.35 2 2.5 mV lOS Input Offset Current Fully Warmed Up 5 50 pA lB Input Bias Current Fully Warmed Up ±10

LT1057/LT1058

910578fd

セトリング時間はテスト回路で測定されます。テスト回路は、LT1055/LT1056のデータシートとアプリケーションノート10に記載されています。

ピコアンペア /マイクロボルト性能の実現LT1057/LT1058のピコアンペア/マイクロボルト・レベルの精度を実現するには、適切な配慮が必要です。たとえば、オペアンプ外部の回路の漏れ電流により、性能が大きく低下することがあります。高品質な絶縁を使用する必要があります(例:テフロンTM、Kel-F)。また、すべての絶縁表面を洗浄してフラックスやその他の残滓を除去する必要があるかもしれません。湿度の高い環境では、湿気を防ぐため表面をコーティングする必要があるかもしれません。

入力回路を入力に近い電位を与えたガードリングで取り囲んで基板の漏れ電流を最小に抑えます。反転構成ではガードリングをグランドに接続し、非反転構成では反転入力に接続します。プリント回路基板の両側をガードする必要があります。バルク漏れ電流の減少はガードリングの幅に依存します。

LT1057/LT1058は、現在入手可能なあらゆるデュアル /クワッドJFET入力オペアンプの中で、最も低いオフセット電圧を持ちます。しかし、オフセット電圧の値と時間と温度によるオフセット電圧ドリフトは、優れたバイポーラ・アンプにはいまだにかないません(FETの相互コンダクタンスは、バイポーラ・トランジスタよりもかなり小さいため)。逆に、この小さい相互コンダクタンスこそ、FET入力オペアンプがパイポーラ・アンプより極めて高速である主な理由です。テフロンはデュポン社の商標です。

また、オフセット電圧は、温度サイクルによっても変化します。–55°C~125°Cの温度範囲でサイクルしたとき、AMグレードは標準40μV(Mグレードは50μV)のヒステリシスを示します。0°C~70°Cの温度サイクルでは、ヒステリシスの影響を無視できます(20μV未満)。

オフセット電圧とドリフト性能は、パッケージにも影響されます。プラスチックNパッケージでは、成形材料がデバイスに直接接触するため、表面に圧力がかかります。NPN入力トランジスタはこの圧力の影響をほとんど受けませんが、JFETデバイスのドリフト性能は低下します。その結果、標準的性能特性の分布図に示すような最高のドリフト性能を実現するには、J

またはHパッケージが推奨されます。

高速性やピコアンペア・レベルのバイアス電流を必要としないアプリケーションに対しては、バイポーラ入力でピン・コンパチブルなLT1013およびLT1014のデュアルおよびクワッド・オペアンプを提供しています。これらのデバイスは、どのJFET入力デバイスよりも大幅に優れたDC仕様を持ちます。

位相反転保護ほとんどの業界標準 JFET入力シングル、デュアル、クワッド・

オペアンプ(LF156、LF351、LF353、LF411、LF412、OP-15、OP-16、OP-215、TL084など)は、入力が負の同相限界値を超えたとき(すなわち、±15V電源で–12Vを下回ったとき)に出力で位相反転が起こります。下の画像は、±16Vの正弦波入力(A)、ユニティ・ゲイン・フォロワ・モードのLF412Aの応答(B)、LT1057/LT1058の応答(C)を示しています。

画像(B)の位相反転により、サーボシステムでロックアップが生じる場合があります。LT1057/LT1058は、独自の位相反転保護回路により、位相反転を起こしません。

アプリケーション情報

すべての画像において、縦軸:5V目盛、横軸:50μs目盛

(A)±16V正弦波入力 (B)LF412Aの出力 (C)LT1057/LT1058の出力

Page 10: LT1057/LT1058 - Analog Devices...VOS Input Offset Voltage LT1057 LT1058 0.3 0.35 2 2.5 mV lOS Input Offset Current Fully Warmed Up 5 50 pA lB Input Bias Current Fully Warmed Up ±10

LT1057/LT1058

1010578fd

標準的応用例高入力インピーダンス、低ノイズ、広帯域、利得100倍のアンプ

広帯域、高入力インピーダンス、利得1000倍のアンプ

低歪み、水晶安定化発振器

1/4LT1058

+

+

+1/4LT1058

1/4LT1058

+

1/4LT1058

470Ω

500Ω

INPUT

OUTPUT

–3dB BANDWIDTH = 350kHZGAIN-BANDWIDTH PRODUCT = 35MHz

WIDEBAND NOISE = = 7.5nV/√Hz REFERRED TO INPUT

RMS NOISE DC TO FULL BANDWIDTH = 7µV

470Ω

470Ω

4.3k 2.4k

4.3k

2.4k 7.5k

2.4k4.3k

13nV/√Hz√3

10578 TA02

INPUT OUTPUT

4.7k

1k

10578 TA03

+

4.7k1k

1/4LT1058

+

1/4LT1058

+1/4

LT1058

4.7k

1k

1/4LT1058

4.7k

1k

100Ω

–3dB BANDWIDTH = 400kHzGAIN-BANDWIDTH PRODUCT = 400MHzWIDEBAND NOISE = 13nV/√Hz REFERRED TO INPUT

+

10578 TA04

+

1/2LT1057

+

1/2LT1057

130Ω

100Ω

100k

15pF

CRYSTAL20kHzNT CUT

0.01µF

1VRMS OUT20kHz0.005%DISTORTION

OSCILLATOR

COMMON MODESUPPRESSION

#327LAMP

Page 11: LT1057/LT1058 - Analog Devices...VOS Input Offset Voltage LT1057 LT1058 0.3 0.35 2 2.5 mV lOS Input Offset Current Fully Warmed Up 5 50 pA lB Input Bias Current Fully Warmed Up ±10

LT1057/LT1058

1110578fd

標準的応用例高速、高精度のブリッジ・アンプ

アナログ除算器

+

1k

INPUT

SLEW RATE = 14V/µsOUTPUT CURRENT TO LOAD = 150mALOAD CAPACITANCE: UP TO 1µF

330pF

10k

1/2LT1057 LT1010 LT1010

+

330pF

1/2LT1057

RLOAD

10k

10578 TA05

20k

1k–5V

LTC1043

0.001POLYSTYRENE

LT10041.2V

1µF

5V

–5V

OUTPUT =

10578 TA06

+

1/2LT1057

6

1µF

5

2

80.6k*

AB

LTC1043B INPUT 7 8

13 14

12

11

16

+

1/2LT1057

1µF

30pF

1µF

22k 330k

2N2907

* 1% FILM

A INPUT

–5V

75k*

+

Page 12: LT1057/LT1058 - Analog Devices...VOS Input Offset Voltage LT1057 LT1058 0.3 0.35 2 2.5 mV lOS Input Offset Current Fully Warmed Up 5 50 pA lB Input Bias Current Fully Warmed Up ±10

LT1057/LT1058

1210578fd

標準的応用例バイポーラ入力(AC)V/Fコンバータ

12ビットA/Dコンバータ

–5V

5V

+

+

+

––

+1/4

LT10581/4

LT1058

DATAOUTPUT0kHz TO 1kHz

1/4LT1058

1/4LT1058

6 2

LTC1043

0.01POLYSTYRENE

5

18 3 15

16

1k–5V

LT10042.5V

0.1µF

0.1µF

1µF

1M* 1M*

22k

*1% FILM MATCH 1M RESISTORS TO 0.05%

10k

150pF10k

1M*

1M*

2N3906

SIGNBIT

10k

INPUT ±1V

36.5k*

10578 TA07

–5V

5V

+

+

+

+

LTC1043CURRENTSWITCH

95k*

–15V

–15V

–15V

–15V

0.01µF

INTEGRATOR

10k

10578 TA08

1/4LT1058

1/4LT1058

1/4LT1058

1/4LT1058

BOUT

4 16

17 3

1815

2N4393

DATA OUTPUT =

*VISHAY S-102 RESISTOR

AOUTBOUT

OUT

GND

LT102110V

NCIN

1k

10k

100k*EIN

0.001µF

10k

10kOUTPUT

GATE

AOUT

15V

10k

CLOCK

10k

2k

10k

10k

180pF

2N3906

68pF

4

3

1

2

15VFLIP-FLOP

14

765

6.8k

820Ω LEVELSHIFT

74C74

Page 13: LT1057/LT1058 - Analog Devices...VOS Input Offset Voltage LT1057 LT1058 0.3 0.35 2 2.5 mV lOS Input Offset Current Fully Warmed Up 5 50 pA lB Input Bias Current Fully Warmed Up ±10

LT1057/LT1058

1310578fd

標準的応用例シールド・ドライバ付き計装アンプ

100dB範囲対数フォトダイオード・アンプ

+

+

+

+

+

10578 TA09

1/4LT1058

1/4LT1058

1/4LT1058

1/4LT1058

RF9.1k

RG1k

15V

–15V

11

OUTPUT

GAIN = 10(1+RF/RG) ≈ 100IB = 5pARIN = 1012ΩBW = 350kHz

7

10

9

45

6

3

1

8

GUARD

INPUT

GUARD

2

13

12

14

RG1k

RF9.1k

1k

1k

10k

10k

+

+

10578 TA10

1/2LT1057

1/2LT1057

+

LM301A

50k*

10k*OUTIN

15V

2k

15

13

14

33Ω

78

9

15V

LIGHT (900µM)

1MW100µW10µW1µW

100nW10nW

CIRCUIT OUTPUT

10.0V7.85V5.70V3.55V1.40V

–0.75V

RESPONSE DATADIODE CURRENT

350µA35µA3.5µA350nA35nA3.5nA

2k

IP

750k*

EOUT

1M

1MFULL-SCALE

TRIM

50kDARKTRIM

10k*LT1021-10V

3k

Q5

10

12

11

6 Q4

500pF

4

5

0.01µF

0.033µF

Q232

1

Q3Q1

= HP-5082-4204 PIN PHOTODIODE.

Q1–Q5 = CA3096.CONNECT SUBSTRATE OF CA3096ARRAY TO Q4’s EMITTER.*1% RESISTOR100dB RANGE LOGARITHMIC PHOTODIODE AMPLIFIER

Page 14: LT1057/LT1058 - Analog Devices...VOS Input Offset Voltage LT1057 LT1058 0.3 0.35 2 2.5 mV lOS Input Offset Current Fully Warmed Up 5 50 pA lB Input Bias Current Fully Warmed Up ±10

LT1057/LT1058

1410578fd

.050(1.270)

MAX

.016 – .021**(0.406 – 0.533)

.010 – .045*(0.254 – 1.143)

SEATINGPLANE

.040(1.016)

MAX .165 – .185(4.191 – 4.699)

GAUGEPLANE

REFERENCEPLANE

.500 – .750(12.700 – 19.050)

.305 – .335(7.747 – 8.509)

.335 – .370(8.509 – 9.398)

DIA

.200(5.080)

TYP

.027 – .045(0.686 – 1.143)

.028 – .034(0.711 – 0.864)

.110 – .160(2.794 – 4.064)

INSULATINGSTANDOFF

45°TYP

H8(TO-5) 0.200 PCD 0801

基準面と取り付け面との間はリード径を制御できない

半田浸漬によるリード仕上げの場合、リード径は .016 – .024(0.406 – 0.610)

*

**

PIN 1

J8 0801

.014 – .026(0.360 – 0.660)

.015 – .060(0.381 – 1.524)

.1253.175MIN

.100(2.54)BSC

.300 BSC(7.62 BSC)

.008 – .018(0.203 – 0.457)

0° – 15°

.045 – .065(1.143 – 1.651)

.045 – .068(1.143 – 1.650)

FULL LEADOPTION

.023 – .045(0.584 – 1.143)

HALF LEADOPTION

CORNER LEADS OPTION (4 PLCS)

.200(5.080)

MAX

.005(0.127)

MIN

.405(10.287)

MAX

.220 – .310(5.588 – 7.874)

1 2 3 4

8 7 6 5

.025(0.635)

RAD TYP

NOTE: リードの寸法は半田浸漬 /メッキ・リード または錫メッキ・リードに適用される

.300 BSC(7.62 BSC)

.008 – .018(0.203 – 0.457)

0° – 15°

J14 0801

.045 – .065(1.143 – 1.651)

.100(2.54)BSC.014 – .026

(0.360 – 0.660)

.200(5.080)

MAX

.015 – .060(0.381 – 1.524)

.125(3.175)

MINNOTE: リードの寸法は半田浸漬 /メッキ・リードまたは錫メッキ・リードに適用される

1 2 3 4 5 6 7

.220 – .310(5.588 – 7.874)

.785(19.939)

MAX.005(0.127)

MIN 14 11 891013 12

.025(0.635)

RAD TYP

パッケージ

Hパッケージ8ピンTO-5メタル・キャン(0.200インチPCD)

(Reference LTC DWG # 05-08-1320)

J8パッケージ8ピンCERDIP(細型0.300インチ、気密封止)

(Reference LTC DWG # 05-08-1110)

Jパッケージ14ピンCERDIP(細型0.300インチ、気密封止)

(Reference LTC DWG # 05-08-1110)

廃品パッケージ

Page 15: LT1057/LT1058 - Analog Devices...VOS Input Offset Voltage LT1057 LT1058 0.3 0.35 2 2.5 mV lOS Input Offset Current Fully Warmed Up 5 50 pA lB Input Bias Current Fully Warmed Up ±10

LT1057/LT1058

1510578fd

リニアテクノロジー・コーポレーションがここで提供する情報は正確かつ信頼できるものと考えておりますが、その使用に関する責務は 一切負いません。また、ここに記載された回路結線と既存特許とのいかなる関連についても一切関知いたしません。なお、日本語の資料は あくまでも参考資料です。訂正、変更、改版に追従していない場合があります。最終的な確認は必ず最新の英語版データシートでお願いいたします。

パッケージ

1 2 3 4

8 7 6 5

.255 ±.015*(6.477 ±0.381)

.400*(10.160)

MAX

.008 – .015(0.203 – 0.381)

.300 – .325(7.620 – 8.255)

.325+.035–.015+0.889–0.3818.255( ) N8 REV I 0711

.065(1.651)

TYP

.045 – .065(1.143 – 1.651)

.130 ±.005(3.302 ±0.127)

.020(0.508)

MIN.018 ±.003(0.457 ±0.076)

.120(3.048)

MIN

.100(2.54)BSC

N Package8-Lead PDIP (Narrow .300 Inch)

(Reference LTC DWG # 05-08-1510 Rev I)

NOTE:1. 寸法は

* これらの寸法にはモールドのバリまたは突出部を含まない モールドのバリまたは突出部は 0.010”(0.254mm)を超えないこと

ミリメートルインチ

.008 – .015(0.203 – 0.381)

.300 – .325(7.620 – 8.255)

.325+.035–.015+0.889–0.3818.255( )

.255 ±.015*(6.477 ±0.381)

.770*(19.558)

MAX

31 2 4 5 6 7

891011121314

N14 REV I 0711

.020(0.508)

MIN

.120(3.048)

MIN

.130 ±.005(3.302 ±0.127)

.045 – .065(1.143 – 1.651)

.065(1.651)

TYP

.018 ±.003(0.457 ±0.076)

.005(0.127)

MIN.100

(2.54)BSC

N Package14-Lead PDIP (Narrow .300 Inch)

(Reference LTC DWG # 05-08-1510 Rev I)

NOTE:1. 寸法は

* これらの寸法にはモールドのバリまたは突出部を含まない モールドのバリまたは突出部は 0.010”(0.254mm)を超えないこと

ミリメートルインチ

SO8 REV G 0212

.016 – .050(0.406 – 1.270)

.010 – .020(0.254 – 0.508)

× 45°

0°– 8° TYP.008 – .010

(0.203 – 0.254)

.053 – .069(1.346 – 1.752)

.014 – .019(0.355 – 0.483)

TYP

.004 – .010(0.101 – 0.254)

.050(1.270)

BSC1 2 3 4

.150 – .157(3.810 – 3.988)

NOTE 3

8 7 6 5

.189 – .197(4.801 – 5.004)

NOTE 3

.228 – .244(5.791 – 6.197)

.245MIN .160 ±.005

RECOMMENDED SOLDER PAD LAYOUT

.045 ±.005 .050 BSC

.030 ±.005 TYP

S8 Package8-Lead Plastic Small Outline (Narrow .150 Inch)

(Reference LTC DWG # 05-08-1610 Rev G)

NOTE:1. 寸法は

2. 図は実寸とは異なる3. これらの寸法にはモールドのバリまたは突出部を含まない  モールドのバリまたは突出部は 0.006" (0.15mm)を超えないこと4. ピン 1は傾角エッジまたはくぼみ

(ミリメートル)インチ

Nパッケージ8ピンPDIP(細型0.300インチ)

(Reference LTC DWG # 05-08-1510 Rev I)

Nパッケージ14ピンPDIP(細型0.300インチ)

(Reference LTC DWG # 05-08-1510 Rev I)

S8パッケージ8ピン・プラスチック・スモール・アウトライン(細型0.150インチ)

(Reference LTC DWG # 05-08-1610 Rev G)

Page 16: LT1057/LT1058 - Analog Devices...VOS Input Offset Voltage LT1057 LT1058 0.3 0.35 2 2.5 mV lOS Input Offset Current Fully Warmed Up 5 50 pA lB Input Bias Current Fully Warmed Up ±10

LT1057/LT1058

1610578fd

LINEAR TECHNOLOGY CORPORATION 1989

LT 0812 REV D • PRINTED IN JAPANリニアテクノロジー株式会社102-0094 東京都千代田区紀尾井町3-6紀尾井町パークビル8F TEL 03-5226-7291 FAX 03-5226-0268 www.linear-tech.co.jp

関連製品

標準的応用例

製品番号 説明 注釈LT1055/6 高精度、高速 JFET入力オペアンプ スルーレート:12V/μs、帯域幅:5.5MHz

LT1880 SOT-23、レール・トゥ・レール出力、 ピコアンペア入力電流、高精度オペアンプ

オフセット電圧:最大150μV、入力バイアス電流:最大900pA

LT1881/2 デュアルおよびクワッド、レール・トゥ・レール出力、 ピコアンペア入力電流、高精度オペアンプ

オフセット電圧:最大50μV、入力バイアス電流:最大200pA

LT1884/5 デュアル /クワッド、レール・トゥ・レール出力、 ピコアンペア入力電流、高精度オペアンプ

オフセット電圧:最大50μV、入力バイアス電流:最大400pA

LT6010 シャットダウン機能付き、135μA、14nV√Hz、レール・トゥ・レール出力、高精度オペアンプ

オフセット電圧:最大35μV、入力バイアス電流:最大300pA

LT6011/12 デュアル /クワッド135μA、14nV√Hz、レール・トゥ・ レール出力、高精度オペアンプ

オフセット電圧:最大60μV、入力バイアス電流:最大300pA

LTC6078/9 マイクロパワー、高精度デュアル /クワッドCMOSレール・トゥ・レール入力 /出力アンプ

オフセットドリフト:最大0.7μV/°C

LTC6241/2 デュアル /クワッド18MHz、低ノイズ、レール・トゥ・ レール出力CMOSオペアンプ

O.1Hz~10Hzノイズ:550n Vpp

S16 (WIDE) 0502

NOTE 3

.398 – .413(10.109 – 10.490)

NOTE 4

16 15 14 13 12 11 10 9

1

N

2 3 4 5 6 7 8

N/2

.394 – .419(10.007 – 10.643)

.037 – .045(0.940 – 1.143)

.004 – .012(0.102 – 0.305)

.093 – .104(2.362 – 2.642)

.050(1.270)

BSC.014 – .019

(0.356 – 0.482)TYP

0° – 8° TYP

NOTE 3.009 – .013

(0.229 – 0.330)

.005(0.127)

RAD MIN

.016 – .050(0.406 – 1.270)

.291 – .299(7.391 – 7.595)

NOTE 4

× 45°.010 – .029(0.254 – 0.737)

インチ(ミリメートル)

NOTE:1. 寸法は

2. 図は実寸ではない3. パッケージの 1ピン識別標識、上面のノッチ、および底面のキャビティは、製造上のオプション。 製品はいずれかのオプションがない状態で供給される場合がある4. これらの寸法にはモールドのバリおよび突出部を含まない。 モールドのバリまたは突出部は、0.006(" 0.15mm)を超えないものとする

.420MIN

.325 ±.005

RECOMMENDED SOLDER PAD LAYOUT

.045 ±.005

N

1 2 3 N/2

.050 BSC.030 ±.005TYP

SWパッケージ16ピン・プラスチック・スモール・アウトライン(広型0.300インチ)

(Reference LTC DWG # 05-08-1620)