3
ISL – Primeiro período Professor: Ivair José de Souza Aluno(a):……………………………………………………… Multiplexadores e Demultiplexadores O multiplexador e demultiplexador são classificados como circuitos lógicos combinacionais. Um circuito lógico combinacional é aquele em que a variável de saída é uma função determinada pelas variáveis de entrada num dado instante do tempo, isto é, é um circuito no qual as saídas dependem das entradas. MULTIPLEXADOR (MUX) O multiplexador seleciona uma das entradas de dados para a saída em função das entradas de endereçamento. O multiplexador acima tem 4 entrados de dados e 2 entradas para endereçamento ou seleção. A0 e A1 endereçam (selecionam) qual dado de entrada vai para a saída S. O número de entradas de dados é função das entradas de seleção ou endereçamento, isto é 2 n , sendo n o número de entradas de endereço. Para o MUX acima o número de entradas de dados é 2 2 = 4. Para um multiplexador com 3 entradas de endereçamento (A0, A1 e A2) ou seleção, o número de entradas de dados será 2 3 = 8. DEMULTIPLEXADOR (DEMUX) O demultiplexador acima permite distribuir a entrada de dados D para uma das saídas (S0, S1, S2, S3) que for selecionada pela entrada de seleção (A0 e A1). O número de saídas depende do número de bits de endereçamento. Assim, um demultiplexador com 3 entradas (A0, A1 e A2) de endereçamento tem 8 saídas (2 3 = 8).

MUX E DEMUX

Embed Size (px)

DESCRIPTION

v

Citation preview

  • ISL Primeiro perodo Professor: Ivair Jos de Souza Aluno(a):

    Multiplexadores e Demultiplexadores

    O multiplexador e demultiplexador so classificados como circuitos lgicos combinacionais.

    Um circuito lgico combinacional aquele em que a varivel de sada uma funo determinada pelas variveis de entrada num dado instante do tempo, isto , um circuito no qual as sadas dependem das entradas.

    MULTIPLEXADOR (MUX)

    O multiplexador seleciona uma das entradas de dados para a sada em funo das entradas de endereamento.

    O multiplexador acima tem 4 entrados de dados e 2 entradas para endereamento ou seleo. A0 e A1 endeream (selecionam) qual dado de entrada vai para a sada S.

    O nmero de entradas de dados funo das entradas de seleo ou endereamento, isto 2n, sendo n o nmero de entradas de endereo. Para o MUX acima o nmero de entradas de dados 22 = 4.

    Para um multiplexador com 3 entradas de endereamento (A0, A1 e A2) ou seleo, o nmero de entradas de dados ser 23 = 8.

    DEMULTIPLEXADOR (DEMUX)

    O demultiplexador acima permite distribuir a entrada de dados D para uma das sadas (S0, S1, S2, S3) que for selecionada pela entrada de seleo (A0 e A1). O nmero de sadas depende do nmero de bits de endereamento. Assim, um demultiplexador com 3 entradas (A0, A1 e A2) de endereamento tem 8 sadas (23 = 8).

  • Concluso O multiplexador um circuito lgico que tem vrias entradas de dados e apenas uma delas v para a sada.

    Demultiplexador um circuito lgico que executa a operao inversa do multiplexador, isto , recebe o dado numa nica entrada e o distribui para uma das vrias sadas.

    Tabela verdade de um MULTIPLEXADOR

    Dados A0 A1 Sada S D0 0 0 D0 D1 0 1 D1 D2 1 0 D2 D3 1 1 D3

    Para A0 = 1 e A1 = 0, o dado da entrada D2 estar na sada S.

    Tabela verdade de um DEMULTIPLEXADOR

    TABELA DA VERDADE DE UM DEMULTIPLEXADOR

    Dado D A0 A1 S0 S1 S2 S3 1 0 0 1 0 0 0 1 0 1 0 1 0 0 1 1 0 0 0 1 0 1 1 1 0 0 0 1

    Para A0 = 1 e A1 = 1, o dado D de entrada estar na sada S3.

    Atravs das tabelas verdade pode-se obter a expresso lgica.

    Para o multiplexador tem-se a seguinte expresso:

    Geralmente uma entrada adicional utilizada para controle da entrada de dados, onde os dados somente sero transferidos para a sada se esta entrada estiver habilitada. A entrada de controle chamada Strobe (G) ou ENABLE (E) e a expresso de sada ser:

    e

    Para o demultiplexador tem-se a seguinte expresso:

    Tambm, o demultiplexador pode ter uma entrada de controle, permitindo a transferncia do dado de entrada para a sada somente se esta entrada de controle estiver habilitada.

  • Exerccios

    1) Defina o que um circuito lgico combinacional.

    2) Qual a diferena entre um multiplexador e um demultiplexador?

    3) Para que servem as entradas de endereo no mux e no demux?

    4) Quantas entradas possui um multiplexador com 4 bits de endereamento?

    5) Quantas sadas possui um demultiplexador com 4 bits de endereamento?