5
TAREA DE SIMULACIÓN TS1 TS1 TAREA DE SIMULACIÓN TS1 CONSTRUCCIÓN Y SIMULACIÓN DE CIRCUITOS B E E COMBINACIONALES SENCILLOS CON CIRCUITOS INTEGRADOS ESTANDAR OBJETIVOS: - Conocer e interpretar las hojas de características del fbi d l l i d l d l fabricante, de los elementos integrados empleados en la implementación de los circuitos. Aprender a utilizar un constructor virtual para la realización - Aprender a utilizar un constructor virtual para la realización virtual y simulación de sistemas digitales combinacionales. - Familiarizarse con la utilización de circuitos integrados de baja escala de integración, para la construcción física de un circuito combinacional. http://web3.fi.upm.es/AulaVirtual © Grupo de Tecnología de Computadores. Departamento de Arquitectura y Tecnología de Sistemas Informáticos Facultad de Informática – Universidad Politécnica de Madrid 1 TS1 PARTE 1 Ó CONSTRUCCIÓN DE UN MULTIPLEXOR 2:1 CON PUERTAS NAND http://web3.fi.upm.es/AulaVirtual © Grupo de Tecnología de Computadores. Departamento de Arquitectura y Tecnología de Sistemas Informáticos Facultad de Informática – Universidad Politécnica de Madrid 2

TAREA DE SIMULACIÓN TS1 - cartagena99.com · tarea de simulaciÓn ts1 ts1 construcciÓn y simulaciÓn de circuitos com e be binacionales sencillos con circuitos integrados estandar

Embed Size (px)

Citation preview

TAREA DE SIMULACIÓN TS1TS1

TAREA DE SIMULACIÓN TS1

CONSTRUCCIÓN Y SIMULACIÓN DE CIRCUITOS B E E COMBINACIONALES SENCILLOS CON CIRCUITOS

INTEGRADOS ESTANDAR

OBJETIVOS:

- Conocer e interpretar las hojas de características delf b i d l l i d l d lfabricante, de los elementos integrados empleados en laimplementación de los circuitos.

Aprender a utilizar un constructor virtual para la realización- Aprender a utilizar un constructor virtual para la realizaciónvirtual y simulación de sistemas digitales combinacionales.

- Familiarizarse con la utilización de circuitos integrados de bajaF m u u g jescala de integración, para la construcción física de un circuitocombinacional.

http://web3.fi.upm.es/AulaVirtual

© Grupo de Tecnología de Computadores.Departamento de Arquitectura y Tecnología de Sistemas Informáticos

Facultad de Informática – Universidad Politécnica de Madrid

1

http //w .f .upm. / u aV rtua

TS1

PARTE 1

ÓCONSTRUCCIÓN DE UN MULTIPLEXOR 2:1 CON PUERTAS NAND

http://web3.fi.upm.es/AulaVirtual

© Grupo de Tecnología de Computadores.Departamento de Arquitectura y Tecnología de Sistemas Informáticos

Facultad de Informática – Universidad Politécnica de Madrid

2

MATERIAL NECESARIOTS1

• Simulador constructor virtual (CVS):• Placa de inserción

C bl l f t d li t ió VDD• Cables para la fuente de alimentación, VDD(rojo)

• Cables para tierra GND (negro)Cables para tierra, GND (negro)• Cables para las conexiones (con colores

asignados-RGB).gejemplo: color 5. RGB=128,191,255

• Para las entradas al circuito se• Para las entradas al circuito seutilizarán obligatoriamente loscolores incluidos en el ficheropublicado en la plataforma Moodlepublicado en la plataforma Moodle

DEFINIR COLOR PREDETERMINADO

© Grupo de Tecnología de Computadores.Departamento de Arquitectura y Tecnología de Sistemas Informáticos

Facultad de Informática – Universidad Politécnica de Madrid

3

En la construcción se utilizará el circuito integrado:TS1

g

• El C.I. 74HC00N, que contiene 4 puertas NAND de 2 entradas:

• 4 Diodos LED: 2 rojos para las entradas, 1 ámbar para le señalde control y 1 verde para la salida)

• 3 Interruptores: 2 para las entradas, 1 para la señal de control© Grupo de Tecnología de Computadores.

Departamento de Arquitectura y Tecnología de Sistemas InformáticosFacultad de Informática – Universidad Politécnica de Madrid

p p , p4

PARTE 1. CONSTRUCCIÓN DE UN MULTIPLEXOR 2:1 CON PUERTAS NAND

TS1

PUERTAS NAND

S = E0 * C+ E1 * C

CIRCUITO LÓGICODIAGRAMA DE BLOQUES

C= CONTROLE0 Y E1= ENTRADAS

CONEXIONADO ELÉCTRICO

© Grupo de Tecnología de Computadores.Departamento de Arquitectura y Tecnología de Sistemas Informáticos

Facultad de Informática – Universidad Politécnica de Madrid

ONEX ON DO ELÉ O

5

PARTE 1. CONSTRUCCIÓN DE UN MULTIPLEXOR 2:1 CON PUERTAS NAND

TS1

PUERTAS NAND

© Grupo de Tecnología de Computadores.Departamento de Arquitectura y Tecnología de Sistemas Informáticos

Facultad de Informática – Universidad Politécnica de Madrid

6

TS1

PARTE 2

EXPANSIÓN DE MULTIPLEXORES: CONSTRUCCIÓN EXPANSIÓN DE MULTIPLEXORES: CONSTRUCCIÓN DE UN MULTIPLEXOR 4:1 CON MULTIPLEXORES

2:1

http://web3.fi.upm.es/AulaVirtual

© Grupo de Tecnología de Computadores.Departamento de Arquitectura y Tecnología de Sistemas Informáticos

Facultad de Informática – Universidad Politécnica de Madrid

p p

7

PARTE 2. EXPANSIÓN DE MULTIPLEXORES: CONSTRUCCIÓN

TS1

DE UN MULTIPLEXOR 4:1 CON MULTIPLEXORES 2:1

Funciones lógicas de: S0 , S1 y S

Las ecuaciones de las salidas S0, S1 y S, considerando sus pesos

ENTREGA

© Grupo de Tecnología de Computadores.Departamento de Arquitectura y Tecnología de Sistemas Informáticos

Facultad de Informática – Universidad Politécnica de Madrid

8

PARTE 2. EXPANSIÓN DE MULTIPLEXORES: CONSTRUCCIÓN DE UN MULTIPLEXOR 4:1 CON MULTIPLEXORES 2:1

TS1

DE UN MULTIPLEXOR 4:1 CON MULTIPLEXORES 2:1

S0

S

Ecuaciones de las salidas:S S S0 = S1 =S =

S1

© Grupo de Tecnología de Computadores.Departamento de Arquitectura y Tecnología de Sistemas Informáticos

Facultad de Informática – Universidad Politécnica de Madrid

9

PARTE 2. EXPANSIÓN DE MULTIPLEXORES: CONSTRUCCIÓN DE UN MULTIPLEXOR 4 1 CON MULTIPLEXORES 2 1

TS1

UN MULTIPLEXOR 4:1 CON MULTIPLEXORES 2:1

© Grupo de Tecnología de Computadores.Departamento de Arquitectura y Tecnología de Sistemas Informáticos

Facultad de Informática – Universidad Politécnica de Madrid

10