1
Tema de casă Să se proiecteze un sistem cu μ P de X biţi care adresează 1M de memorie. Structura memoriei este următoarea: Memorie ROM A) 4kw realizaţi cu circuite PROM 4kx8, adresa de început : i0000h; B) 1kw realizaţi cu circuite PROM 1kx2, adresa de început : Bi000h; C) 4kw realizaţi cu circuite PROM 1kx8, adresa de început : iC000h; D) 8kw realizaţi cu circuite PROM 4kx4, adresa de început : i8000h; E) 2kw realizaţi cu circuite PROM 2kx8, adresa de început : Ei000h; F) 4kw realizaţi cu circuite PROM 2kx8, adresa de început : Fi000h; G) 2kw realizaţi cu circuite PROM 2kx4, adresa de început : Ci000h; Memorie RAM A) 1kw realizaţi cu circuite RAM 1kx1; B) 8kw realizaţi cu circuite RAM 2kx4; C) 4kw realizaţi cu circuite RAM 2kx1; D) 16kw realizaţi cu circuite RAM 4kx2; E) 32kw realizaţi cu circuite RAM 16kx1; F) 8kw realizaţi cu circuite RAM 4kx2; G) 2kw realizaţi cu circuite RAM 2kx4; Note: Studentul îşi va alege datele impuse pentru proiectarea memoriei din tabela 1, în care N este numărul de ordine din grupă. Studentul primeşte următoarele necunoscute: - „i” – cifră hexazecimală necesară în completarea adresei de început a memoriei ROM. Adresa de început a memoriei RAM se va alege astfel încât să nu se suprapună cele două zone de memorie, RAM şi ROM. Semnalele de selecţie şi control pe circuitul de memeorie se numesc CS (CHIP SELECT) şi WE (WRITE ENABLE) pentru memeoria RAM, respectiv CS şi OE (OUTPUT ENABLE) pentru ROM. Sistemul cu μ P va conţine şi interfete de I/E pentru controlul următoarelor elemente: un convertor A/D pe 8+2xj biţi; un convertor D/A pe 16-2xj biţi; 5+4xj comutatoare a căror stare trebuie citită; 23-4xj leduri. Adresa de început a spaţiului de I/E se obţine înmulţind N cu 8 şi exprimând rezultatul în baza 16. Notă: Indicele j se calculează ca fiind restul împărţirii la 5 a lui N. Tema va conţine: Tabelele de decodificare pentru memorie şi I/E Schemele pentru implementarea tabelelor de decodificare (cu evidenţierea tipului decodificatoarului, dacă are sau nu semnale de activare, dacă se folosesc porţi logice de ce tip sunt, etc.) Schema electrică completă a sistemului proiectat, cu denumirea tuturor semnalelor ce reprezintă o legătură fizică în sistem.

Tema-de-casa_uP

Embed Size (px)

DESCRIPTION

tama microprocesoare

Citation preview

  • Tema de cas S se proiecteze un sistem cu P de X bii care adreseaz 1M de memorie. Structura memoriei este urmtoarea:

    Memorie ROM A) 4kw realizai cu circuite PROM 4kx8, adresa de nceput : i0000h; B) 1kw realizai cu circuite PROM 1kx2, adresa de nceput : Bi000h; C) 4kw realizai cu circuite PROM 1kx8, adresa de nceput : iC000h; D) 8kw realizai cu circuite PROM 4kx4, adresa de nceput : i8000h; E) 2kw realizai cu circuite PROM 2kx8, adresa de nceput : Ei000h; F) 4kw realizai cu circuite PROM 2kx8, adresa de nceput : Fi000h; G) 2kw realizai cu circuite PROM 2kx4, adresa de nceput : Ci000h;

    Memorie RAM A) 1kw realizai cu circuite RAM 1kx1; B) 8kw realizai cu circuite RAM 2kx4; C) 4kw realizai cu circuite RAM 2kx1; D) 16kw realizai cu circuite RAM 4kx2; E) 32kw realizai cu circuite RAM 16kx1; F) 8kw realizai cu circuite RAM 4kx2; G) 2kw realizai cu circuite RAM 2kx4;

    Note: Studentul i va alege datele impuse pentru proiectarea memoriei din tabela 1, n care N este numrul de ordine din grup. Studentul primete urmtoarele necunoscute: - i cifr hexazecimal necesar n completarea adresei de nceput a memoriei ROM. Adresa de nceput a memoriei RAM se va alege astfel nct s nu se suprapun cele dou zone de memorie, RAM i ROM.

    Semnalele de selecie i control pe circuitul de memeorie se numesc CS (CHIP SELECT) i WE (WRITE ENABLE) pentru memeoria RAM, respectiv CS i OE (OUTPUT ENABLE) pentru ROM.

    Sistemul cu P va conine i interfete de I/E pentru controlul urmtoarelor elemente: un convertor A/D pe 8+2xj bii; un convertor D/A pe 16-2xj bii; 5+4xj comutatoare a cror stare trebuie citit; 23-4xj leduri.

    Adresa de nceput a spaiului de I/E se obine nmulind N cu 8 i exprimnd rezultatul n baza 16. Not: Indicele j se calculeaz ca fiind restul mpririi la 5 a lui N.

    Tema va conine: Tabelele de decodificare pentru memorie i I/E Schemele pentru implementarea tabelelor de decodificare (cu evidenierea tipului

    decodificatoarului, dac are sau nu semnale de activare, dac se folosesc pori logice de ce tip sunt, etc.)

    Schema electric complet a sistemului proiectat, cu denumirea tuturor semnalelor ce reprezint o legtur fizic n sistem.