Transcript

AMS IC 設計および検証

www.mentorg.co.jp

Tanner T-SPICEシミュレーション D A T A S H E E T

回路図、SPICEネットリスト、シミュレーションのログ、波形データをまとめて表示

AMS IC設計向けの迅速かつ正確なシミュレーションTanner T-Spiceは、アナログ/ミックスシグナル(AMS)IC設計向けに迅速かつ正確なシミュレーションを実行します。また、業界の標準規格との互換性も高く、Tanner S-Editや Tanner Waveform ビューアと簡単に統合できます。Tanner T-Spiceには、精度を強化した高度なモデリング機能、マルチスレッドのサポート、デバイスステートのプロット、リアルタイムの波形表示と解析、SPICE構文を簡単に記述できるコマンドウィザードが用意されています。

高度なモデリングによるシミュレーション精度の向上Tanner T-Spiceは、Verilog-Aや数式制御によるソース、またテーブルモードのシミュレーションを使って、ビヘイビアモデルを幅広くサポートしています。ビヘイビアモデルを使用することで、ほぼすべてのデバイスのカスタムモデルを柔軟に作成することができます。また、BSIM4や Penn State Philips(PSP)モデルといった業界の最新モデルに加えて、HSPICE拡張モデルなど、ファウンドリの拡張モデルもサポートしています。ほかにも、モデリングに関して次の利点があります。

� MOSFET モデルの PSP、BSIM3.3、BSIM4.8、BSIM SOI 4.5、EKV 2.6、MOS 9、11、20、30、31、40、RPIa-SI TFT、RPI Poly-Si TFT、HiSim、および BJTモデルの VBIC、Modella、MEXTRAMの最新バージョンと主要バージョンをサポート。また、ダイオード方程式と温度方程式を強化し、多数のファウンドリのモデルライブラリとの互換性を向上

� Berkeley BSIM4モデルならびにBSIM3モデルの TSMCプロセスという2つのストレス効果モデルを含めることで、より微細なジオメトリプロセスにおける精度を向上

� Non-quasi-static (NQS) モデリングを使用

� マルチフィンガーデバイス向けジオメトリベースの寄生モデルをサポート

� 完全空乏型(FD)および部分空乏型(PD)SOIデバイスのモデリング

� 自己発熱をサポート

機能と特長

� AMS回路の迅速かつ正確なシミュレーション

� マルチスレッドのサポートにより実行時間を短縮

� HSPICEおよび PSpice互換の構文により、レガシー設計やファウンドリのモデルを簡単に統合

� PSP、BSIM3.3、BSIM4.8、BSIM SOI 4.4、EKV 2.6、MOS 9、PSP、RPI a-Si TFT、RPI Poly-Si TFT、VBIC、MEXTRAMといった業界最新のファウンドリモデルをサポートして信頼性ある正確なシミュレーションを実行

� ミックスシグナルのコシミュレーションが可能な Verilog-Aおよび Verilog-AMSをサポート

� 仮想データ測定、モンテカルロ解析、パラメータスイープ、DC、AC/ノイズ解析、過渡解析によって、回路動作を正確に特性評価

� 高度な収束アルゴリズムを自動選択して信頼性の高い DC収束を達成

� 直観的ですぐに操作習得可能な使いやすさ

� 高品質のカスタマサポート

� 柔軟なライセンス形態

Copyright © 2015 Mentor Graphics Corporation. All rights reserved.Mentor GraphicsはMentor Graphics Corporationの登録商標です。その他記載されている製品名および会社名は各社の商標または登録商標です。製品の仕様は予告なく変更 されることがありますのでご了承ください。

15/11-R1-PDF-TI

詳しい製品情報は、http://www.mentorg.co.jp/tanneredaをご覧ください。

本  社 〒140-0001 東京都品川区北品川 4 丁目 7 番 35 号 御殿山トラストタワー電話(03)5488-3030 (営業代表)

大阪支店 〒532-0004 大阪府大阪市淀川区西宮原 2 丁目 1 番 3 号 SORA 新大阪 21電話(06)6399-9521

名古屋支店 〒460-0003 愛知県名古屋市中区錦 1 丁目 11 番 11 号 名古屋インターシティ 11F電話(052)204-2010

URL http://www.mentorg.co.jp

Tanner T-Spiceでは次のことが可能です。

� Levenberg-Marquardt法による非線形オプティマイザを適用し、変数や複数の制約を使って設計を最適化

� ワイルドカードをサポートするプロットステートメントを使用し、内部デバイスのプロパティを表示

� ビットおよびバスロジックの波形入力

Tanner S-Edit回路図入力 � Tanner S-Edit 回路図入力は、回路編集、シミュレーションの設定と実行、結果の検証に対応した統合環境を提供し、Tanner T-Spice シミュレーションを補完

Tanner Waveform ビューア � 直観なマルチウィンドウとマルチチャートのインタフェースにより、高度にカスタマイズ可能なフォーマットで波形やデータを簡単に表示

� Tanner T-Spiceと動的にリンクして、シミュレータを実行しながらリアルタイムにシミュレーション結果を表示

� 複数のシミュレーションの同時表示をサポートしているため、大容量のデータファイルを高速に表示し、迅速にwhat-if解析を実行

� リアルタイムの動的アノテーションなど、内蔵波形電卓によるインタラクティブな測定が可能

� 波形電卓を使って、任意のトレースの数式を基に新しいトレースを作成

Tanner T-Spiceは、Tanner S-Editおよび Tanner Waveform ビューアとの統合を通じて、生産的な統合環境を提供します。

� RFモデリングにおけるゲートおよびボディーの抵抗ネットワークをサポート

� 測定したデバイスデータを用いたテーブルベースのモデリングでデバイスのモデルを作成

より高速かつ簡単な設計環境Tanner T-Spiceによって、回路図入力からシミュレーション、そして波形表示までの一連の設計フローが完成します。使いやすいポイント&クリック方式の操作環境によりシミュレーションプロセスを完全にコントロールし、生産性を向上します。ほかにも次の利点を設計フローにもたらします。

� コマンドウィザードを使って正しい SPICE構文を簡単に記述し、テキストエディタで SPICE構文をハイライト表示

� Fast、Accurate、Preciseオプションにより、精度とパフォーマンスの最適なバランスを実現

� エラーメッセージをダブルクリックして、SPICEデッキ上のエラー箇所へジャンプ

� ビヘイビアモデリング向けの Verilog-Aをサポートしているため、デバイスレベルの全体設計前にシステムレベルの設計が可能

� .ALTER コマンドを使って、ネットリストを変更しながら「what-if(仮想条件)」シミュレーションを簡単に実行

高度な解析Tanner T-Spiceは優れた数値計算手法により、ほかのSPICEプログラムではシミュレーションできないような回路でも収束させることができます。実行できる回路解析は次のとおりです。

� DCおよび AC解析(ACノイズ解析を含む)

� 階段積分法(Gear)および台形積分法(Trapezoidal)による過渡解析

� 変数の数および試行回数が無制限のモンテカルロ解析

� タイミング、エラー、統計解析の機能による仮想測定

� リニア、対数、不連続値を使ったパラメータスイープ、または外部ファイルのデータスイープ


Recommended