Click here to load reader
Upload
herlismoya
View
25
Download
0
Embed Size (px)
Citation preview
Republica Bolivariana de Venezuela
Ministerio del poder popular para la educación superior
Instituto Universitario Politécnico Santiago Mariño
Maracaibo Edo-Zulia
Realizado por:
Herlis Moya
CI: 24.603.707
Maracaibo, Mayo de 2016
COMPARACIÓN ENTRE LAS FAMILIAS LÓGICAS
Familias
Definición
Margen de
Ruido
Tiempo de
propagació
n de puerta
Comparación
TTL
Esta familia es la
primera que surge y aún
se utiliza en
aplicaciones que
requieren dispositivos
SSI y MSI. El circuito
lógico TTL básico es la
compuerta NAND.
Nivel bajo:
1.4 v
Nivel alto:
0.6 v
10ns
-Familia saturante caracterizada especialmente por su rapidez -El menor retador de propagación -Alta disipación
ECL
Es una familia lógica
basada en tecnología
bipolar que fue
desarrollada con el
objetivo de obtener
circuitos más veloces.
Debido a que la
pequeña
diferencia entre
nivel alto y nivel
bajo de tensión a
la salida,
aproximadament
e 800 mV
8ns
-Familia más rápida y la que más potencia disipa -Niveles lógicos que proporciona no son compatibles con las demás familias lógicas
CMOS
CMOS (Complementary
Metal-Oxide
Semiconductor).
Esta tecnología hace
uso, básicamente, de
transistores de efecto
de campo NMOS Y
PMOS
Nivel alto
4.9V-3.5V=1.4V
Nivel bajo
1.5V-0.1V=1.4V
30ns
-Velocidades mas cercanas a las de la familia TTl -Disminuye el volumen de los circuitos -Amplios márgenes de alimentación