15
JakkriT อิเล็กทรอนิกส์วิศวกรรม สอบปลายภาค 30 คะแนน รายงาน 5 คะแนน ทดสอบ 5 คะแนน การบ้าน 5 คะแนน จิตพิสัย 5 คะแนน กลางภาค ผศ.ธนะพงศ์ 50 คะแนน JakkriT อิเล็กทรอนิกส์วิศวกรรม (ทบทวน) วงจรทรานซิสเตอร์ (ทบทวน) วงจรขยายสัญญาณขนาดเล็ก วงจรขยายกาลัง (Power Amplifier) วงจรขยายผลต่าง (Differential Amplifier) ออปแอมป์ (Operational Amplifier) การประยุกต์ใช้ออปแอมป

Amplifiers

Embed Size (px)

Citation preview

JakkriTอิเล็กทรอนิกส์วิศวกรรม

สอบปลายภาค 30 คะแนน รายงาน 5 คะแนน ทดสอบ 5 คะแนน การบ้าน 5 คะแนน จิตพิสัย 5 คะแนน

กลางภาค ผศ.ธนะพงศ์ 50 คะแนน

JakkriTอิเล็กทรอนิกส์วิศวกรรม

(ทบทวน) วงจรทรานซิสเตอร์ (ทบทวน) วงจรขยายสัญญาณขนาดเล็ก วงจรขยายก าลัง (Power Amplifier) วงจรขยายผลต่าง (Differential Amplifier) ออปแอมป์ (Operational Amplifier) การประยุกต์ใช้ออปแอมป์

JakkriTวงจรทรานซิสเตอร์

RCRB

+VCC

ICIB

Fixed Bias

JakkriT

RCRB

+VCC

ICIB+_VBE

VCC

+VRB_

วงจรทรานซิสเตอร์Fixed Bias

Input loop

VCC = VRB + VBE

VCC = IBRB + VBE

B

BECCB R

VVI

JakkriTวงจรทรานซิสเตอร์

RCRB

+VCC

ICIB

Fixed Bias

IC = βIB

IE = (β+1)IB

JakkriT

RCRB

+VCC

ICIB

VCC

+VRC_

+VCE_

วงจรทรานซิสเตอร์Fixed Bias

Output loopVCC = VRC + VCE

VCC = ICRC + VCE

VCE = VCC - ICRC

JakkriT

RCRB

+VCC

ICIB

VCC

+VRC_

+VCE_

วงจรทรานซิสเตอร์DC Load line

VCE = VCC - ICRC

IC

VCE

IC = 0 , VCC = ICRC + VCE , VCE(cutoff) = VCC

VCE = 0 , VCC = ICRC + VCE , IC(sat) = VCC / RC

VCE(cutoff) = VCC

IC(sat) = VCC / RC

Q-point

VCE

IC

Fixed Bias

0

0

JakkriTวงจรทรานซิสเตอร์

RCRB

+VCC

ICIB

Fixed Bias

JakkriT

RCRB

+VCC

ICIB

RE

วงจรทรานซิสเตอร์Fixed Bias เพิ่ม RE

JakkriT

RCRB

+VCC

ICIB+_VBE

VCC

+VRB_

RE+

VRE_

วงจรทรานซิสเตอร์

Input loop

VCC = VRB + VBE + VRE

VCC = IBRB + VBE + IERE

IE = (β+1)IB

VCC = IBRB + VBE + (β+1)IBRE

EB

BECCB RR

VVI

)1(

β

Fixed Bias เพิ่ม RE

JakkriT

RCRB

+VCC

ICIB

VCC

+VRC_

+VCE_

RE+VRE_

วงจรทรานซิสเตอร์

Output loop

VCC = VRC + VCE + VRE

VCC = ICRC + VCE + IERE

VCE = VCC - ICRC - IERE

IC = βIB

IE = (β+1)IB

Fixed Bias เพิ่ม RE

JakkriT

RCRB

+VCC

ICIB

VCC

+VRC_

+VCE_

RE+VRE_

วงจรทรานซิสเตอร์DC Load line

IC

VCE

IC = 0 , VCC = ICRC + VCE + IERE , VCE(cutoff) = VCC

VCE = 0 , VCC = ICRC + VCE + IERE , IC(sat) = VCC / (RC + RE)

VCE(cutoff) = VCC

IC(sat) = VCC / (RC + RE)

Q-point

VCE

IC

0

0

Fixed Bias เพิ่ม RE

VCE = VCC - ICRC - IERE

0

JakkriTวงจรทรานซิสเตอร์Collector-Feedback Bias

RC

RB

+VCC

ICIB

RE

IE

JakkriT

+VCC

ICIB+_VBE

VCC

+VRB_

RE+

VRE_

RC

RB

IE

+VRC_

วงจรทรานซิสเตอร์

Input loop

VCC = VRC + VRB + VBE + VRE

VCC = IERC + IBRB + VBE + IERE

IE = (β+1)IB

EBC

BECCB RRR

VVI

)1()1(

ββ

VCC = (β+1)IBRC + IBRB + VBE + (β+1)IBRE

Collector-Feedback Bias

JakkriT

+VCC

ICIB

VCC+VCE_

RE+VRE_

RC

RB

IEVRC_

+

วงจรทรานซิสเตอร์

Output loop

VCC = VRC + VCE + VRE

VCC = ICRC + VCE + IERE

VCE = VCC - ICRC - IERE

IC = βIB

IE = (β+1)IB

Collector-Feedback Bias

JakkriTวงจรทรานซิสเตอร์DC Load line

IC

VCE

IC = 0 , VCC = ICRC + VCE + IERE , VCE(cutoff) = VCC

VCE = 0 , VCC = ICRC + VCE + IERE , IC(sat) = VCC / (RC + RE)

VCE(cutoff) = VCC

IC(sat) = VCC / (RC + RE)

Q-point

VCE

IC

0

0

VCE = VCC - ICRC - IERE

0

+VCC

ICIB

VCC+VCE_

RE+VRE_

RC

RB

IEVRC_

+

Collector-Feedback Bias

JakkriTวงจรทรานซิสเตอร์Voltage Divider Bias

RCR1

+VCC

ICIB

RER2

JakkriT

RC

R1

+VCC

ICIB

RER2VCC

Thevenin ’s theorem

วงจรทรานซิสเตอร์Voltage Divider Bias

1

JakkriTวงจรทรานซิสเตอร์Voltage Divider Bias

RC

RTH

+VCC

ICIB

RE

ETH

21

21

21

2

RR

RRR

VRR

RE

TH

CCTH

Thevenin ’s theorem

JakkriT

RC

RTH

+VCC

ICIB+_VBE+VRE_ RE

ETH

+ VRTH_

วงจรทรานซิสเตอร์

Input loop

ETH = VRTH+ VBE + VRE

ETH = IBRTH + VBE + IERE

IE = (β+1)IB

ETH = IBRTH + VBE + (β+1)IBRE

ETH

BETHB RR

VEI

)1(

β

Voltage Divider Bias

JakkriTวงจรทรานซิสเตอร์Voltage Divider Bias

RCR1

+VCC

ICIB

RER2

2

วิธีประมาณ

βRE 10R2

IB = 0IC = IE

VB = VR2

VE = VB – VBE

VRE = VE

CCR VRR

RV

21

22

E

REE R

VI

JakkriT

RC

+VCC

IC VCC

+VRC_

+VCE_

RE+VRE_

R1

IB

R2

วงจรทรานซิสเตอร์

Output loop

VCC = VRC + VCE + VRE

VCC = ICRC + VCE + IERE

VCE = VCC - ICRC - IERE

Voltage Divider Bias

JakkriTวงจรทรานซิสเตอร์DC Load line

IC

VCE

IC = 0 , VCC = ICRC + VCE + IERE , VCE(cutoff) = VCC

VCE = 0 , VCC = ICRC + VCE + IERE , IC(sat) = VCC / (RC + RE)

VCE(cutoff) = VCC

IC(sat) = VCC / (RC + RE)

Q-point

VCE

IC

0

0

VCE = VCC - ICRC - IERE

0

Voltage Divider Bias

RC

+VCC

IC VCC

+VRC_

+VCE_

RE+VRE_

R1

IB

R2

JakkriTวงจรขยายสัญญาณขนาดเล็ก

Ci Co

Vin RE RC RLVCCVEE

Vout

RE

RC

+VCC

-VEE

RE RC+VCC-VEE

การวิเคราะห์ DC

Common Base

JakkriTวงจรขยายสัญญาณขนาดเล็ก

RCR1

+VCC

RER2

CiVin

CoVout

RCR1

+VCC

RER2

การวิเคราะห์ DC

Common Emitter

JakkriT

การวิเคราะห์ AC

1. ช็อตแหล่งจ่าย DC ลงกราวด์วงจรต้องตอบสนองตอ่ไฟกระแสสลับเท่านั้น

2. ช็อตตัวเก็บประจุตัวเก็บประจุจะมีค่า XC ต่ าต่อความถี่ที่ป้อนเข้ามา

3. เขียนวงจรสมมูล re ของทรานซิสเตอร์

Ee I

mVr

26

วงจรขยายสัญญาณขนาดเล็ก

JakkriTวงจรขยายสัญญาณขนาดเล็กวงจรสมมูล re

E C

BB

Ie Ic

E C

BB

Ie Ic

Ic=aIere

Common Base

JakkriTวงจรขยายสัญญาณขนาดเล็กวงจรสมมูล re

B

C

EE

Ib

Ic

B

C

EE

Ib

Ic

Ic=bIb

re

Common Emitter

B C

EE

Ib Ic

Ic=bIbbre

JakkriT

Vin RE RC RL

Vout

Ic=aIere

CE

B

Ci Co

Vin RE RC RLVCCVEE

Vout

วงจรขยายสัญญาณขนาดเล็กการวิเคราะห์ AC

Common Base

e

Cr

RAv

JakkriT

RCR1

RER2

Vin

VoutIc=bIb

re

C

E

B

วงจรขยายสัญญาณขนาดเล็ก

RCR1

+VCC

RER2

CiVin

CoVout

การวิเคราะห์ AC

Common Emitter

Ee

CRr

RAv