16
Магистрально-модульный принцип построения компьютера

ммпк

Embed Size (px)

Citation preview

Page 1: ммпк

Магистрально-модульный

принцип построения компьютера

Page 2: ммпк

Шина данных – передает данные между различными устройствамиШина адреса – передает адрес ячейки памятиШина управления – передаются сигналы управления (считывание, запись информации, синхронизация обмена информации между устройствами)

Page 3: ммпк

Системная плата

Page 4: ммпк

автор: М.И. Воропаева учитель информатики МБОУ Ржакснская сош №2

Page 5: ммпк

автор: М.И. Воропаева учитель информатики МБОУ Ржакснская сош №2

Page 6: ммпк

автор: М.И. Воропаева учитель информатики МБОУ Ржакснская сош №2

Page 7: ммпк

автор: М.И. Воропаева учитель информатики МБОУ Ржакснская сош №2

Page 8: ммпк

автор: М.И. Воропаева учитель информатики МБОУ Ржакснская сош №2

Page 9: ммпк

автор: М.И. Воропаева учитель информатики МБОУ Ржакснская сош №2

Page 10: ммпк

автор: М.И. Воропаева учитель информатики МБОУ Ржакснская сош №2

Page 11: ммпк

автор: М.И. Воропаева учитель информатики МБОУ Ржакснская сош №2

Page 12: ммпк

автор: М.И. Воропаева учитель информатики МБОУ Ржакснская сош №2

Page 13: ммпк

автор: М.И. Воропаева учитель информатики МБОУ Ржакснская сош №2

Page 14: ммпк

автор: М.И. Воропаева учитель информатики МБОУ Ржакснская сош №2

Page 15: ммпк

автор: М.И. Воропаева учитель информатики МБОУ Ржакснская сош №2

ПроцессорПроизводительность:

П = Разрядность*Частота

Разрядность – кол-во двоичных разрядов, обрабатываемых за один такт (с 4 бит до 64 битов)

Частота - кол-во тактов в 1 сек (с 0,1 МГц до 3700МГц)

Page 16: ммпк

автор: М.И. Воропаева учитель информатики МБОУ Ржакснская сош №2

Оперативная память (ОЗУ)

128 Мб, 258 Мб, 512 Мб, 1024 Мб