Upload
sally-tri-nurliani
View
216
Download
0
Embed Size (px)
Citation preview
8/19/2019 MILLATINA F R_131311051_213-218
1/11
213
Dimana F adalah arus Collector – Emitter gain dan q/kT= 25 mv at 25C! "ami memilikiɑ
5!3 #lat #m$li%ier
I & = ' ( I E1 ) I E2*
= I E+!,e-$.qvBe1
kT 0',1)e-$.q(Vbe1−VBE2)
kT 0
= -I c1 ,[1+exp }q (VBE1−VBE2)/kT
F ɑ (5!32*
engingat aha V 4E1 – V 4E2 = V r dari $ersamaan seelumn6a memiliki
7c1 =
qvr /kT 1+exp ¿ F ɑ I 0¿
(5!33*
Dan dengan cara 6ang sama
7c2 = F ɑ I 0
1+exp (qvr /kT ) (5!38*
Dimana kita telah men6atakan aha transistor – transistor 6aitu sama dan memiliki kesamaan
dengan
8/19/2019 MILLATINA F R_131311051_213-218
2/11
9amar 5!1: Fase +olid state' demodulator sensitive erdasarkan $ada se$asang transistor
di%erensial
8/19/2019 MILLATINA F R_131311051_213-218
3/11
218 ;E
8/19/2019 MILLATINA F R_131311051_213-218
4/11
itu harus dalam entuk terintegrasi! #da eera$a Jalur 6ang cocok untuk %ungsi ini se$erti
C#3&2:(AC#* dan
8/19/2019 MILLATINA F R_131311051_213-218
5/11
5!3 #m$li%ier $emaa 215
9amar 5!1 saklar am$li%ier dengan $ilihan gain )1 atau ' 1
Dimana A& dan Ac adalah masing – masing resistansi untuk saklarn6a teruka dan tertutu$!
@ntuk seuah saklar C+ untuk contoh sekitar 19K dan 1&&K!
leh karena itu Bd = 'Bs!
"etika +1 tertutu$ dan +2 teruka meli$uti
Bd = ' Bs ) 2Bs( Rc
Rc+ Ro * (5!82*
+ekarang menuJukkan aha Bd = Bs! Iika sin6al control untuk +1 dan +2 di$eroleh dari
o$erator dari Bs maka kita da$at melakukan %ungsi 6ang ditunJukkan oleh $ersamaan 5!2!
#$likasi terkain ini telah mengarah $ada $erkemangan dari rangkaian monolithic 6ang
mengintegrasikan dari am$li%ier dan saklar 6ang di$erlukan untuk komunikasi! 9amar 5!2&
menunJukkan 2 contoh!
5.3.3 Penggunaan LVDT
8/19/2019 MILLATINA F R_131311051_213-218
6/11
+in6al out$ut untuk ?BDT am$litude delomang 6ang termodulasi teta$i dalam
eera$a kasus gelomang am$litudon6a sangat tinggi sehingga tidak ada am$likasi 6ang
di$erlukan dan demodulator $asi% ekerJa dengan cuku$ aik ,0!
8/19/2019 MILLATINA F R_131311051_213-218
7/11
21 ;E
8/19/2019 MILLATINA F R_131311051_213-218
8/11
8/19/2019 MILLATINA F R_131311051_213-218
9/11
9amar 5!22
;engkondisi sin6al erdasarkan %asa demodulator sensitive dilaksanakan oleh #D3& (Courtes6
$erangkat analog 7nc!*!
5!8 silator Bariael
"etika ka$asitas reaktansi dari sensor atau indukti% da$at diukur dengan Jematan atau $emagi
tegangan in%ormasi tentang Jumlah dalam am$litude out$ut ac! etode alternati% untuk
$engukuran im$edansi 6ang erlaku ketika tidak memerlukan %rekuensi 6ang teta$!
8/19/2019 MILLATINA F R_131311051_213-218
10/11
21: ;E
8/19/2019 MILLATINA F R_131311051_213-218
11/11
inimal dari gain am$li%ier %reJuensi F 6ang di$erlukan untuk menJaga Jalur 6ang
erosilasi namun tergantung $ada nilai – nilai relati% untuk kom$onen $asi%! "etik A1 = A2 dan
C1 = C2 $ada %rekuensi osilasi Jematan adalah 1/3 dan keuntungan 6ang dimiliki$aling sedikit
3!
Da$at eru$a kom$onen sensor 6ang ditunJukkan $ada gamar 5!23! dicatat aha
resistansi atau ka$asitansi menghuungkan kael tergantung $ada masalah ini akan muncul di
dalam seri atau $arallel dengan sensor sehingga da$at menJadi sumer kesalahan $otensia!
@ntuk menghindari kesalahan ini eera$a Jalur erasal dari Jematan ein telah diusulkan ,1&0!
;enguatan da$at dilaksanakan tergantung $ada rentang saat %rekuensi ekerJa! Dengan
menggunakan transistor untuk menera$kan hingga kisaran megahertN sedangkan dengan o$
am$ iasan6a tidak akan leih dari 1&&kLN! 9amar 5!28 menunJukkan rangkaian untuk kasus
ini! ?am$u atau elemen nonlinear lainn6a da$at menstailkan am$litudo melalui um$an alik
negative ,0!