22
計計計計計計計計 計計計計 主主 :DRAM 主主 : 主主主 A 主主主 主主主 A 主主主

計算機組織與結構 期末報告

  • Upload
    soyala

  • View
    192

  • Download
    2

Embed Size (px)

DESCRIPTION

計算機組織與結構 期末報告. 主題 :DRAM 組員 : 資工二 A 林昆賢 資工二 A 黃孟楷. DRAM 的特點. 容量大 省電 便宜 更新充電 (charge refreshing). DRAM 的儲存方法. DRAM 技術種類特點介紹. SDRAM RDRAM DDR SDRAM Cache DRAM. SDRAM. 使用了時脈,輸出輸入的訊號可 以同步化 多 Bank 結構 保存期上限是 64ms. RDRAM. 採用了串行傳輸技術 具有保持信息的特性. DDR SDRAM. - PowerPoint PPT Presentation

Citation preview

Page 1: 計算機組織與結構 期末報告

計算機組織與結構期末報告

主題 :DRAM

組員 : 資工二 A 林昆賢 資工二 A 黃孟楷

Page 2: 計算機組織與結構 期末報告

DRAM 的特點

容量大 省電 便宜 更新充電 (charge refreshing)

Page 3: 計算機組織與結構 期末報告

DRAM 的儲存方法

Page 4: 計算機組織與結構 期末報告

DRAM 技術種類特點介紹SDRAMRDRAM DDR SDRAMCache DRAM

Page 5: 計算機組織與結構 期末報告

SDRAM

使用了時脈,輸出輸入的訊號可 以同步化 多 Bank 結構 保存期上限是 64ms

Page 6: 計算機組織與結構 期末報告

RDRAM

採用了串行傳輸技術具有保持信息的特性

Page 7: 計算機組織與結構 期末報告

DDR SDRAM Dual Channel 技術信號的上升沿和下降沿都進行數 據傳輸

Page 8: 計算機組織與結構 期末報告

Cache DRAM

DRAM 芯片的外部插針和內部 DRAM 之間插入一個 SRAM

Page 9: 計算機組織與結構 期末報告

DDR、 DDR2、 DDR3之間的差異

DDRDDR2DDR3

Page 10: 計算機組織與結構 期末報告

DDR

Double Data Rate 一個記憶體時鐘週期中,方波上 昇緣與下降緣各做一次讀寫

Page 11: 計算機組織與結構 期末報告

DDR2

DDR-I 記憶體的換代產品4 位預取數( pre-fetch of 4 bits ) 性能

Page 12: 計算機組織與結構 期末報告

DDR3

最高資料傳輸速度標準較達到 1600Mbps 8bit 預取設計 點對點的拓樸架構

Page 13: 計算機組織與結構 期末報告

SDRAM執行說明

Page 14: 計算機組織與結構 期末報告
Page 15: 計算機組織與結構 期末報告

RAMBUS與 SDRAM

Page 16: 計算機組織與結構 期末報告

RAMBUS(1) 工作時脈過高,因此通常必須搭配 散熱片。(2)DRDRAM 的技術門檻較高,因此在記憶體顆粒的良率上,表現並不理想。(3)DRDRAM 採用不同的製程,因此必須使用新的設備製作。(4) 最重要的一點, DRDRAM 並非開放的標準,每一家製造 DRDRAM 的廠商都必須支付RAMBus 公司 2% 權利金。

Page 17: 計算機組織與結構 期末報告

DRDRAM

Page 18: 計算機組織與結構 期末報告
Page 19: 計算機組織與結構 期末報告

SDRAMDDR SDRAM (Double Data Rate SDRAM) DDR SDRAM (又稱 DDR RAM )是目前最新的 SDRAM 。DDR 是開放標準,並且延續 SDRAM的設計,採用 TSOP 封裝,因此相對於DRDRAM , DDR SDRAM 更容易獲得製造商的喜愛。

Page 20: 計算機組織與結構 期末報告

DDR RAM

Page 21: 計算機組織與結構 期末報告

SDRAM市場各廠商佔有率與全球產值

Page 22: 計算機組織與結構 期末報告

SDRAM市場各廠商佔有率與全球產值